数字电路设计之仿真时碰到的小问题

第一点:

初始化 XXX

#10 i_datain <= {`PUSH, 9'b000001111}; 

#10 i_datain <= {`SUB0, `gr3,  `gr1, `gr0};        

#80 i_datain <= {`SUB1, `gr3,  `gr1, `gr0};

这一段中的80的延时居然是给前面的SUB0指令的,我看了很久才发现。原来是开始初始化XXX延时10,接着是读入PUSH再延迟10,接着读入SUB0延时80,最后读入SUB1。

那就是

初始化 XXX     #10;

i_datain <= {`PUSH, 9'b000001111};       #10;

i_datain <= {`SUB0, `gr3,  `gr1, `gr0};      #80;

i_datain <= {`SUB1, `gr3,  `gr1, `gr0};

这样好像更好看一些。

第二点:

就是使用软件仿真的时候,时间一定要设置好,否则要检查很久才能看出!

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值