FPGA之ARM内核的板级仿真方案

本文介绍了如何在FPGA的ZedBoard上实现ARM内核的板级仿真。由于资源限制和新版本ISE的支持,选择了ZedBoard进行仿真。该仿真方案包括8个按钮、5个圈、显示器和8个灯,用于展示5个通用寄存器、PC和最后结果的数据流。输入包括指令、选择信号和控制信号,输出为结果,显示在ZedBoard的小型监视器上。
摘要由CSDN通过智能技术生成

                                                                                    ARM kernel Board Simulation Schema

Synthesize report for Spartan 6

1、Resource overflow


2Can’t map.

So choose ZedBoard a

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值