FPGA面试笔试一些基础概念题目

本文介绍了FPGA面试中常见的一些基础概念,包括SDRAM与DDR SDRAM的区别、SRAM和DRAM的类型、Register File、Verilog设计RAM、亚稳态及其消除方法、Clock Jitter与Clock Skew的差异,以及同步和异步电路、建立时间和保持时间等。还探讨了ASIC低功耗设计策略和各种存储单位的定义。
摘要由CSDN通过智能技术生成

目录

SDRAM和DDR SDRAM:

SRAM和DRAM SRAM:

Register File

Verilog设计一个RAM

什么是亚稳态,产生的原因,如何消除?

什么是Clock Jitter和Clock Skew,这两者有什么区别。

最小周期计算

什么是同步电路和异步电路

简述建立时间和保持时间,作图说明

ASIC中低功耗的设计方法和思路

transition time, propagation delay等参数的定义

CMOS反相器的功耗主要包括哪几部分?分别与哪些因素相关?

数制转换

什么是原码,反码,补码,符号-数值码。以8bit为例,给出 各自表示的数值范围

bit, byte, word, dword, qword的区别


SDRAM和DDR SDRAM:

Synchronous Dynamic Random Access Memory,同步动态随机存储器,同步写入和读出 数据的DRAM。

DDR:Double Data Synchronous Dynamic Random Access Memory,双倍速率同步动态随机存储 器,就是DDR SDRAM双倍速率传输的SDRAM,在时钟的上升沿和下降沿都可以进行数据传输。我们电 脑的内存条都是DDR芯片。

SRAM和DRAM SRAM:

Static Random-Access Memory,静态随机存取存储器,只要供电数据就会保持,但断电数据 就会消失,也被称为Volatile Memory

DRAM:Dynamic Random Access Memory,动态随机存储器,主要原理是利用电容存储电荷的多少 来代表一个bit是0还是1,由于晶体管的漏电电流现象,电容会放电,所以要周期性的给电容充电,叫 刷新。SRAM不需要刷新也会保持数据丢失,但是两者断电后数据都会消失,称为Volati

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

fpga和matlab

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值