第一章设计方法概述
1. 设计规格
非常详尽的技术文档,包括功能、时序、硅片面积等。时序电路包括状态转移图、时序图和算法状态机(ASM)等的描述。
2. 设计划分
3. 设计输入
4. 仿真和功能验证
拟定测试方案,建立testbench(测试向量发生器,UUT,响应检测器), 测试执行和模型验证
5. 设计整合和验证
6.综合
7.后综合功能验证+ 时序验证
时序收敛指的是,当前所有的信号都满足由接口,时序单元及系统时钟所产生的时序约束条件时,即达到时序收敛。
通过STA 来分析最长路径是否违反时序约束。有时候还必须通过重新综合来满足设计规范:对于重新综合,则需要:
1)重新设计晶体管的尺寸;
2)改进或替换电路的结构;
3)替换器件;