使用ASMD 来描述硬件电路并辅助verilog 代码的编写

@[TOC] 使用ASMD 来描述硬件电路并辅助verilog 代码的编写

ASMD 的定义

ASM (算法状态机)图是描述时序状态机的一种抽象。类似于软件流程图,描述状态机的动作。但是ASM 图只显示控制信号和行为动作(控制状态),不显示存储元件所存储的内容。ASMD 图是在ASM图的基础上标注数据通道所发生的并发寄存器操作。简而言之,ASM 是用来描述控制器的,而ASMD可以描述控制器+数据通道。

建立ASMD 图的标准步骤

利用verilog 来描述硬件电路,第一步就是建立合理的ASMD 图,按照图来写代码。
设计ASMD 图的标准步骤为:
1.理解数据通道上必须执行的时序寄存器操作;
2.定义ASM 图的主要状态,输入输出信号,把那些由控制器产生的用于控制数据通路的输出信号写入条件框;
3.画出ASM图;
4.在ASM 图上加上数据通路操作,方法是引出弧线;
具体例子参考 Verilog HDL 高级数字设计的例5.39(p118)。

  • 2
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值