How to自制易灵思FPGA的FLASH 桥接文件

在操作系统中,BootLoader在内核运行之前先启动,可以初始化硬件设备、建立内存空间映射图,从而按照设定启动软硬件环境,使之工作在预期状态。

其实FPGA也是如此,在上电之后,需要有逻辑去FLASH读取数据,然后配置FPGA,使得可以正常运行我们设计的代码。

FPGA FLASH的固化,可以使用AS模式,也可以采用JTAG以bridge的方式去固化。但是,提倡经济低碳的我们,为了环保与体积,非得使用一个JTAG的方式,既可以实现在线下载与Debug,也可以通过桥接完成FLASH的固化。

不管是Altera还是Xilinx,都支持通过JTAG桥接方式对FLASH的烧录,以Altera为例,采用Quartus将sof转成jic后,直接用JTAG烧录FLASH。由于FLASH固化在上电测试或者最终产品化的时候采用,因此虽然麻烦点,但考虑到经济效益,也可以忍。其GUI界面如下:

那么,骨骼精奇的易灵思,也是这样的吗?如果这样就没有下文了。。。

1.1.

  • 0
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Im_CrazyBingo

我就玩玩

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值