[cadence-DRC]error: Possible pin type conflict GND/VCC Power Connected to Output

[cadence-DRC]error: Possible pin type conflict GND/VCC  Power Connected to Output

cadence原理图在运行DRC时报错,报错信息如上。

解决方法如下:
1.运行DRC,【error: Possible pin type conflict GND/VCC  Power Connected to Output】绿色圆圈即为ERROR,点一下会显示报错信息
2.找到有绿色报错圆圈页,管脚属性Power接在管脚属性output上面,但发现该页的管脚属性均为Power,则说明不是该页的错误只是共用一个VCC网络导致的
3.后检查发现在其他页上面存在绿色报错圆圈,点开元器件原理图属性PIN,发现该部分管脚为OUTPUT,产生上一页的VCC,故问题根源在此
4.选中该供电元器件,右击edit part,进入原理图库模式下的管脚修改(不在此模式下改管脚属性操作不了),将Output改成Power属性(或passive)
5.再运行DRC,问题解决

Cadence 16.6中,DRC是指设计规则检查(Design Rules Check),它用于在完成原理图设计后,检查图纸中可能存在的错误。DRC可以帮助我们避免一些肉眼不容易识别的错误,或者由于笔误造成的网表名称填写错误。在Cadence 16.6中,执行DRC可以按照以下步骤进行: 1. 打开Cadence 16.6软件。 2. 在菜单栏中选择"Tools",然后选择"Design Rules Check..."。 3. 在弹出的窗口中,配置DRC Design Rules Option。这包括配置检查范围(Scope)和是否勾选ERC和物理检查(Design Rules)。一般来说,可以勾选全部的ERC检查和物理规则检查。完成配置后,点击"确定"开始导出DRC规则检查的报告。 通过执行DRC,我们可以检查设计中是否存在违反规则的情况,并根据报告中的结果进行调整和修正。这样可以确保设计的准确性和可靠性。\[2\]\[3\] #### 引用[.reference_title] - *1* [Cadence 16.6基本操作技巧](https://blog.csdn.net/qq_32714173/article/details/81772447)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insert_down28v1,239^v3^insert_chatgpt"}} ] [.reference_item] - *2* *3* [Cadence Orcad Cpature DRC规则检查的使用方法](https://blog.csdn.net/fydar/article/details/123025554)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insert_down28v1,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值