1、制作原理图一般使用Orcad组件中的capture CIS,Orcad Capture CIS是Prcad组件中功能最强大的一个原理图制作工具。
2、布线时网络变压器下面做一块死铜皮,网络变压器下面最好不要有走线。
3、原理图网表输出:Tools -> Create Netlist,更改放置网表的路径后输出即可。
4、开始画PCB之前的准备:新建PCB文件、网表导入、快捷键设置、鼠标右键快捷键、设置叠层、设置线宽约束。
5、画PCB的时候选择ALLEGRO PCB中的ALLEGRO PCB Design GXL(legacy)组件。
6、新建完PCB文件之后,要先设置元件封装库的路径:Setup -> User Perferences,在这个里面设置封装的路径以及封装所用的pad的路径,选择Paths -> Library,在这里面需要设置两项:padpath和psmpath,这两项的路径都设置为元件封装所在的路径。
7、网表导入:File -> Import -> Logic,在Import logic type下面选择Design entry CIS(Capture),在最下面选择存放网表的路径,然后点击右上角的Import Cadence按钮开始导入。
8、网表导入成功之后设置板层叠层:Setup -> Cross-section,
按照如下表格来设置叠层:
设置叠层的类型:
9、根据阻抗表设置布线规则约束:Setup->Constraints->physical,在这里进行线宽的设置:
注意:上图中设置的单端走线的线宽,不含差分走线。
下面是添加过孔:
新建并设置差分对布线规则约束:
创建并设置共面和隔层(即射频)约束:
另外还有可能在信号平面走电源线,因此需要设置一个电源线的规则:
设置线到线以及线到焊盘、铜皮、孔的间距:
10、设置画PCB时常用的一些快捷方式:
鼠标右击的快捷方式设置:Tools->Utilities->Stroke Editor
快捷方式设置好之后,需要把启用鼠标右击快捷方式的开关打开:Setup->User preference->Ui->Input中,no_dragpopup后面的框勾选上:
键盘快捷方式设置:
需要把env文件放在pcbenv文件下面,正常情况下这个pcbenv文件夹是位于安装目录下的SPB_Data文件夹下的,如图:
但是在我的安装目录Cadence下面并没有SPB_Data这个文件夹,在整个电脑中全局搜索也没有找到这个文件夹。当时就认为是我安装的有问题,之前本来是安装好SPB16.6的,然后又使用吴川斌博客中阿里狗自动安装了sigrity软件,在播放购买的加密视频的时候是不能打开allegro软件的,当时不知道,还以为我之前安装的allegro有问题,就又卸载了,然后使用阿里狗重新安装了一下,我以为是这个阿里狗安装问题呢。然后就把sigrity和SPB16.6全部卸载了,按照普通的方法自己安装和破解了一次SPB16.6,安装完成之后还是没有SPB_Data/pcbenv/这个文件路径,在电脑上全局搜索也没搜出来。然后百度中发现:
于是我查看电脑环境变量中的HOME指向的路径是:C:\Users\SIGMA\AppData\Roaming\SPB_Data\pcbenv
既然是有的,为什么全局搜索的时候没有搜索出来呢,是因为这个AppData文件夹是个隐藏的文件夹:
现在原因找到了,就是这个HOME变量指向的路径不对,于是干脆再卸载了,使用吴川斌博客中的阿里狗再安装一次,这次安装完成之后,首先查看在Cadence目录下面有了这个SPB_Data的文件夹,但是打开看里面是空的,于是去查看HOME的环境变量:
说明这个环境变量指向的路径没有问题,说明阿里狗在破解的时候已经把环境变量修改了,那么为什么这个文件夹是空的呢?
是不是需要先打开一下allegro软件之后,里面才会有一些东西?尝试一下,确实是。
于是将env文件放在SPB_Data/pcbenv文件夹下,测试发现快捷键可以使用了。
11、如果在测距的时候只是显示mil可以通过设置使其同时显示mil和mm:
Setup->User Preferences->Element:
测距效果:
12、有时会出现旋转快捷键不可用的情况,解决参考链接:https://jingyan.baidu.com/article/fec7a1e5cba21f1191b4e773.html
13、Skill对齐工具。
14、PCB层叠颜色设置:Display->Color/Visibility->Stack-Up
15、设置在PCB中只显示我们需要的颜色,在命令框中输入color,弹出旧版的颜色设置命令框,通过Display->Color/Visibility打开的颜色设置对话框是新版的。