6.DesignForPlacement\1.PlaceByHdlSchematic

程序功能:HDL原理图按原理图页的symbol坐标打散brd图上的器件。

通常情况下,原理设计工程师绘制原理图的时候,通常按一个模块一个模块的,把功能相关的器件画在一起。每页原理图对应相对独立的功能模块。如果,我们能够按照原理图上的器件位置,按原理图页进行一次初步的布局,将会有效的节约PCB设计工程师的布局时间。该功能就是基于HDL原理图,对brd做第一次初始化的打散布局。所选择的HDL原理图需要生成好网表才行。

        目前,Yep Eda程序可以依据对cadence的ORCAD、HDL、mentor的POWERLOGIC原理图对brd图进行直接打散布局。对altium的原理图可以转换为POWERLOGIC或者ORCAD进行对brd图间接打散布局。

 

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值