如何解决Verilog目前不支持数组型端口定义!

由于Verilog目前不支持数组型端口定义,导致编写FPGA模块时可扩展性下降,google后找到如下方法,可以稍微缓解一些。

 

`define PACK_ARRAY(PK_WIDTH,PK_LEN,PK_SRC,PK_DEST)    genvar pk_idx; generate for (pk_idx=0; pk_idx<(PK_LEN); pk_idx=pk_idx+1) begin; assign PK_DEST[((PK_WIDTH)*pk_idx+((PK_WIDTH)-1)):((PK_WIDTH)*pk_idx)] = PK_SRC[pk_idx][((PK_WIDTH)-1):0]; end; endgenerate

 

`define UNPACK_ARRAY(PK_WIDTH,PK_LEN,PK_DEST,PK_SRC)  genvar unpk_idx; generate for (unpk_idx=0; unpk_idx<(PK_LEN); unpk_idx=unpk_idx+1) begin; assign PK_DEST[unpk_idx][((PK_WIDTH)-1):0] = PK_SRC[((PK_WIDTH)*unpk_idx+(PK_WIDTH-1)):((PK_WIDTH)*unpk_idx)]; end; endgenerate

 

 

module example (

    input  [63:0] pack_4_16_in,

    output [31:0] pack_16_2_out

    );

 

wire [3:0] in [0:15];

`UNPACK_ARRAY(4,16,in,pack_4_16_in)

 

wire [15:0] out [0:1];

`PACK_ARRAY(16,2,in,pack_16_2_out)

 

 

// useful code goes here

 

endmodule // example

  • 1
    点赞
  • 18
    收藏
    觉得还不错? 一键收藏
  • 3
    评论
Verilog中,端口支持数组。可以使用数组作为模块的输入或输出端口。例如,可以定义一个包含多个元素的一维或二维数组,并将其作为模块的输入或输出端口。在模块实例化时,可以将数组的元素连接到其他信号或模块的端口。 引用\[1\]中给出了一个例子,其中定义了一个二维数组data,它有256行和256列,每个元素的位宽为8。这个数组可以作为模块的输入或输出端口使用。 引用\[2\]中解释了数组定义中的一些细节。\[7:0\]表示数组中每个元素的位宽大小,而\[255:0\]表示数组的深度或容量大小。 在Verilog中,可以使用assign语句将数组的元素连接到其他信号或模块的端口。可以使用generate语句来生成多个assign语句,以便将数组的每个元素连接到相应的端口。 总结起来,Verilog支持使用数组作为模块的端口,可以定义一维或二维数组,并将其连接到其他信号或模块的端口。 #### 引用[.reference_title] - *1* *2* [【VerilogVerilog定义二维数组(2D Array)](https://blog.csdn.net/m0_61298445/article/details/123857581)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insertT0,239^v3^insert_chatgpt"}} ] [.reference_item] - *3* [如何解决Verilog目前支持数组端口定义!](https://blog.csdn.net/kebu12345678/article/details/81290599)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insertT0,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值