典型MOSFET制造工艺流程示意图

本文详细解析了半导体器件的工艺流程,包括硅片处理、氧化物隔离、阱注入、晶体管制作(MIS结构和分步掺杂)、电极形成及钝化,最后到成品NMOS或PMOS晶体管的完成。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

  复旦大学姜玉龙的课程-半导体器件(截图,图中有的红点是鼠标)
下面将阐述这个工艺过程。
  硅片基底,假设厚度800um,实际上只有上表层有用大概10um厚度左右
在这里插入图片描述
然后填充氧化物,用来隔离
在这里插入图片描述
  然后进行阱注入,可以选择两边分别注入N阱或者P阱。从而隔开NMOS和PMOS。
在这里插入图片描述
  做晶体管,大面积氧化,MIS,用重掺杂的多晶硅,然后进行刻蚀,得到下面的图。
在这里插入图片描述
  常规的晶体管只有一个源和漏,为了减轻现在晶体管横向变小后造成的电场过强的问题,热电子现象很明显,为了使得电场强度降下来,就得使得源和漏的掺杂降低,在PN结里,耗尽层一般是在轻掺杂那边,重掺杂那边不承担什么电压。换句话说,相同的电压,如果把PN结两边电压降低,那么他的峰值电场一定是下降的,相当于耗尽层电场降低。常规都是N+PN+,所以直接原来的掺杂降低,但是电阻大,也不行,不能把导通的压降都放在源和漏上,一定要在沟道区有有效的压降,所以可以分两步,先低掺杂然后再高掺杂。
下图,先进行浅注入,
在这里插入图片描述
  然后在上面填充一层SiN或者Si02,进行定向刻蚀耗掉奠基厚度。旨在纵向方向刻蚀,左右刻不光,最后就会使得栅极两边留下边墙,是绝缘体将栅极保护起来。
在这里插入图片描述
  然后重掺杂,自对准,不需要光刻了,例如Nmos,就是N+的栅、漏和源。这样就得到了源、漏和栅极。下图中的灰色部分为真正起作用的源级和漏极,但由于其是浅掺杂,电场被有效降低,可以缓解热电子效应。
在这里插入图片描述
  然后做电极,把源漏栅引出来。
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
  用硼磷硅玻璃封住,使器件钝化
在这里插入图片描述
  磨平,CMP机械抛光
在这里插入图片描述
在这里插入图片描述
  开洞,得到一个典型的NMOS或者PMOS晶体管。
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

硬件老钢丝

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值