Verilog的层次化设计

      在设计VORC时,发现对其进行层次化设计是一种好的方法。

      VORC的层次化设计就是将各个子功能模块(乘法、加法等)设计成子模块,而在顶层只进行例化。这样层次清晰,逻辑关系明确,容易进行仿真和验证。在对VORC进行功能仿真以及更正错误时效果非常明显。

      在Verilog中,顶层模块调用底层模块的语法很简单:

               底层子模块名  实例名 对应的端口参数

      子模块在顶层模块中例化以后,就相当于一个实际的电路,是物理上存在的实体,并不是软件中函数调用的概念。因此,在使用Verilog HDL等硬件描述语言进行电路设计时,应该摒弃软件编程的一些思想,重要的是要注重电路实体的功能,而Verilog中的函数或者模块调用实际上是复制一块实体电路。

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值