关于FPGA的BUFG的问答

bufg连接的是芯片中的专用时钟资源,目的是减少信号的传输延时,提高驱动能力,对于时序电路中的关键时钟信号,这是非常重要的,关系到系统设计的成功与否。
如果内部产生的时钟,只在局部模块使用,可以考虑不使用bufg。
一个bufg只能驱动一个时钟。


如果内部产生的时钟,只在局部模块使用,可以考虑不使 ... 我现在是用DCM生成的时钟接到外部器件上去,可不可以用DCM的输出直接接到8个外部器件时钟输出呢?
DCM的输出时钟应该是已经通过bufg的了。
如果是一个bufg只能驱动一个时钟,是不是就不可以这么做了?

 

synplify一般会根据驱动触发器的多少分配全局时钟,如果器件有8个全局时钟,那么会把驱动排在前8位的信号分配在全局时钟管脚上。
BUFG的个数是有限制的,个人感觉和全局时钟的个数是一致的(因为BUFG只给全局时钟分配)。

 

DCM的时钟输出给片外部件用,不须用BUFG,要用OBUFG

  • 3
    点赞
  • 24
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值