ic八股学习第一天——乐鑫数字ic工程师笔试1

我常以为,是丑女造就了美人。我常以为,是愚氓举出了智者。我常以为,是懦夫衬照了英雄。我常以为,是众生度化了佛祖————史铁生

1

d473的bcd码是?
0100_0111_0011

2、两个二进制数进行算术运算,下面()说法是不正确的。
A.两个最高位不同的补码进行相加运算,肯定不会产生溢出。
B.两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出。
C.两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢
出。
D.两个补码的减法运算可以用加法器来实现,

A 01和11,溢出,就相当于减法了
B 对
C 异号溢出,就相当于减法了不可能越减越大;只有同号,相加才可能溢出
D 对

故选c

3、若采用偶校验方式,信息码1110101的监督码元为()
A.0
B.1
C.01
D. 10

B

4、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是()
A.A或B中有一个接“0”
B. A或B中有一个接“1”
C.A和B并联使用
D.不能实现

A
5、移位寄存器由8级触发器组成,用它构成的扭环计数器具有[]种有效状态;用它构成
的环计数器具有[]种有效状态;构成线性反馈移位寄存器具有[]种有效状态。()
A.4:8;15
B. 16; 8; 511
书,
C. 16; 8: 255
D.8;16;127


C
环形计数器和纽环计数器(也称扭环形计数器或约翰逊计数器)都是基于移位寄存器的计数器,但它们在结构和功能上有一些区别:

  1. 环形计数器
    结构:环形计数器由移位寄存器和反馈电路构成。它将移位寄存器的最低位输出反馈到最高位的输入端。
    工作原理:在每个时钟脉冲的作用下,寄存器中的数据依次向右或向左移位。当数据移出最低位时,会通过反馈电路重新输入到最高位。
    状态数:对于n位环形计数器,只有n个有效状态,其余2^n - n个状态为无效状态。
    优点:结构简单,适合实现脉冲分配功能。
    缺点:计数状态利用率低,存在无效状态可能导致自锁问题。
  2. 纽环计数器(扭环形计数器)
    结构:纽环计数器是在环形计数器的基础上改进的。它将移位寄存器的最低位取反后反馈到最高位的输入端。
    工作原理:在每个时钟脉冲作用下,最低位的反向值被移入最高位,其余位依次移位。
    状态数:对于n位纽环计数器,可以实现2n个有效状态。
    优点:状态利用率更高,相邻状态之间仅有一位变化,译码时不会产生竞争冒险现象。
    缺点:电路复杂度略高于环形计数器。
    应用场景
    环形计数器:常用于简单的脉冲分配和顺序控制。
    纽环计数器:适用于需要更多状态且对译码精度要求较高的场景。
    线性反馈移位寄存器(Linear Feedback Shift Register,LFSR)是一种用于生成伪随机序列的数字电路,广泛应用于密码学、通信、测试模式生成等领域。
    LFSR 的定义与原理
    LFSR 是一种特殊的移位寄存器,通过线性反馈机制生成伪随机序列。其核心是利用异或门(XOR)对寄存器中的某些位(称为抽头)进行线性运算,并将结果反馈到寄存器的输入端。
    反馈函数:反馈函数是线性的,通常由异或运算实现。
    特征多项式:LFSR 的行为可以用一个特征多项式表示,多项式的系数决定了哪些位被用作反馈。
    最大周期:对于一个 n 位的 LFSR,其最大周期为 2
    n
    −1,这种序列称为 m 序列。
    LFSR 的分类
    LFSR 主要有两种结构:
    斐波那契 LFSR:反馈信号通过异或多个抽头位后输入到寄存器的最高位。
    伽罗瓦 LFSR:每个抽头位直接与寄存器的某一位进行异或操作。
    LFSR 的应用
    LFSR 由于其简单高效、长周期性和可预测性,被广泛应用于以下领域:
    密码学:用于生成密钥流或加密算法中的伪随机数。
    通信系统:用于扰频码生成、信道编码。
    测试模式生成:在集成电路设计中生成测试序列。
    数据压缩:用于生成伪随机序列以辅助数据压缩。

6、以下关于时序电路和组合电路,同步电路和异步电路的解释,() 是正确的。
A.时序电路是触发信号由同一个时钟驱动的电路,组合电路是不依靠
触发信号的电路,同步电路是依靠触发信号触发的电路,异步电路触发
信号使用不同时钟驱动
B.时序电路是依靠触发信号触发的电路,组合电路是不依靠触发信号
的电路,同步电路触发信号由同一个时钟驱动,异步电路触发信号使用
不同时钟驱动
C.时序电路是不依靠触发信号的电路,组合电路是依靠触发信号触发
的电路,同步电路触发信号由同一个时钟驱动,异步电路触发信号使用
不同时钟驱动
D.时序电路时触发信号由同一个时钟驱动的电路,组合电路是触发信
号使用不同时钟驱动的电路,同步电路时触发信号由同一个时钟驱动,
异步电路是依靠时钟触发的电路

B

7、对于半导体存储器,下列叙述()是正确的。
A.半导体存储器的数据读写是依靠地址诵码器选中相应的存储单元,
对单元进行读写的,由于是数字信号,因此从存储矩阵中获取的信号可
以不经处理,送到相应的数字逻辑电路中
B.随机存取的存储器,使用的时候需要进行刷新和再生
o,
C.随机存取的存储器断电后数据丢失:只读存储器断电后数据不会丢
失,通电后又可以继续使用

D.可编程的只读存储器使用电进行编程,用紫外线可以擦除原米的信

「[解析]选C。半导体存储器内部存储阵列经过特殊设计,通常为了
降低功耗、面积,牺牲了稳定性,例如减小信号摆幅,因此即使是数字
信号,也无法直接被外部的数字逻辑使用,需要借助转换电路,例如信
号放大电路等,所以A错;随机存取的存储器通常可分为SRAM和DRAM,
只有依靠电容存储数据的DRAM才需要进行刷新,SRAM不需要进行刷
新,所以B错;可编程的只读存储器种类比较多,例如最基本的NAND、
NOR型ROM,其中存储的数据与版图密切相关,通常在加工过程中使

8、TTL门电路组成的JK触发器,时钟端接5KHz脉冲,J与K悬空,则输出Q的频率为()
A.5kHz
B. 2.5kHz
C. 10kHz
D.无法预测
在这里插入图片描述
TTL输入端悬空相当于高阻抗
由图片里的公式可知 输入端电压为高电平

JK触发器的逻辑公式为:
Q(t+1) = J·Q̅ + K̅·Q

故选b

这套太简单了,没啥意义,今天再做一套

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值