Allegro SPB 简介

  系统互联设计优化并加速了高性能,高密度的互连设计,建立了从IC制造,封装到PCB的一套完整设计流程。

系统互连是一个信号的逻辑,物理和电气连接,以及相应的回路和功率配送系统。

1.对PCB板级的电路系统设计流程:

包括原理图输入

数字,模拟及混合电路仿真

FPGA可编程逻辑器件设计,

自动布局,布线,PCB版图及生产制造数据输出

以及针对高速PCB的信号完整性分析与电源完整性分析。

2.功能模块

18个功能模块

design entry HDL:提供了原理图输入和分析环境。

Design Entry CIS:完成设计捕捉的工具。以前的版本死Capture和capture CIS。

Design entry HDL Rules Checker:Design entry HDL的检测工具。

PCB editor Utilities:包含pad designer,DB doctor和batch DRC等工具。

PCB CCT布线器。

PCB SI:提供一个集成的高速设计与分析环境。

PCB library:allegro库的开发,包括焊盘,自定义焊盘形状,封装符号等符号开发。

PCB editor:PCB设计软件。

Layout Plus: PCB设计工具。

Layout Plus SmartRoute Calibrate:layout plus的布线工具。

Library explorer:设计库管理。可以调用 Design entry HDL,PCB library,PCB designer等建立的元器件符号模型。

online documentation:在线帮助文档

model Integrity:模型编辑与验证工具

Pacage Designer:芯片和封装的设计分析软件。

allegro physical viewer:Allegro 浏览器模块。

project manager:项目管理器

sigxplorer:网络拓扑的提取和仿真。

AMS simulator:仿真系统。

3.特有功能

此处省略一万字……

4.PCB的设计流程可以分为3个主要部分

①前处理

1)原理图的设计

用capture绘制原理图

2)建立元器件封装库

在创建网络表之前,每个元器件都必须有封装,如果元器件的封装库没有所需的封装,就必须自己手动创建元器件封装,并将其存放在指定目录下。

3)创建网格表

绘制好可以生成送往Allegro的网络表。

4)创建机械设计图

设置PCB外框及高度限制等相关信息,产生新的机械图文件并存储到指定目录下。

②中处理

1)读取原理图的网络表

将创建好的网络表导入Allegro 

2)摆放机械图和元器件

摆放创建好的机械图,再摆其他

3)设置PCB的层面

对于多层的PCB,需要添加PCB的层面,如添加VCC,GND层等。

4)进行布线

5)检查PCB是否能正常工作

③后处理

1)文字处理(使用back annotation)命令

2)底片处理设计者必需设定每张底片由哪些设计层面组合而成,再由底片的内容输出至文件,再将这些文件送到车间制作

3)报表处理

 

 

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值