Candence
文章平均质量分 52
Orcad、Allegro、Padstack等Candence产品的操作
花果山圣僧
这个作者很懒,什么都没留下…
展开
-
Cadence Allegro 17.4 快捷键设置
需要找到安装路径中的env文件,用记事本打开。原创 2024-04-08 11:23:23 · 2140 阅读 · 3 评论 -
PCB 走线的阻抗控制
(1)USB 2.0 差分阻抗控制90Ω,而USB 3.0 为3 对差分线,接收和发送都是控制100。某些主芯片的DDR3 接口内阻也是按照40Ω设计控制的。当芯片内部按50Ω阻抗匹配时,那么在PCB 设计中考虑阻抗时,当阻抗数值种类较多时,需要考虑阻抗兼容问题。既可以按照40Ω也可以按照50Ω控制。控制时,以控制阻抗的连续为主,不必过分强调具体数值。(4)SDI 总线如果为单线75Ω,差分则控制150Ω。差分线100Ω,还有一些比较特殊的阻抗线控制。(5)RS-485 总线阻抗控制120Ω。原创 2024-06-05 17:49:21 · 451 阅读 · 0 评论 -
PCB叠层
PP片是用来粘合各层CORE芯板的,CORE芯板由两层,加一块CORE芯板相当于PCB多两层,一般的压合方式是PP+CORE+PP+CORE+PP+……,例如,四层板的构造为顶层+PP+CORE+PP+底层。原创 2024-06-07 10:12:04 · 523 阅读 · 0 评论 -
Candence17.4安装及破解教程
链接:https://pan.baidu.com/s/11MfxUiUZETfshJFwKmpGyg?原创 2024-06-05 17:42:46 · 744 阅读 · 0 评论 -
Allegro封装规则
链接:https://pan.baidu.com/s/1gxhBrJS_zbi7G_Iu8VOxlw?原创 2024-06-06 10:45:10 · 323 阅读 · 0 评论 -
Allegro模块复用
allegro模块复用调用教程原创 2024-06-05 11:10:36 · 1137 阅读 · 0 评论 -
OrCAD17.4原理图DRC各选项注释
链接:https://pan.baidu.com/s/1bq59A-PoXHC0YNVdX9k-bQ?pwd=yqcg提取码:yqcg。原创 2024-06-06 10:33:06 · 1316 阅读 · 0 评论 -
Cadence——Padstack制作贴片和通孔焊盘以及机械安装孔
这边和贴片焊盘不同的是,这三层都需要尺寸,因为贴片焊盘只是在一层上的,通孔插件是贯穿整个PCB的,所以每一层都需要有尺寸。然后给DEFAULT INTERNAL(内层)层的Thermal Pad和Anti Pad设置参数,因为热风焊盘和反焊盘都是在内层使用的,所以这里只需要给内层设置这两个焊盘,Thermal Pad热风焊盘需要自己制作,并通过路径添加。在Mask Layers这里只需要给顶层和底层的阻焊设置参数即可,因为插件不需要钢网,所以Pastemask不需要设置参数。原创 2024-06-06 14:46:18 · 1639 阅读 · 2 评论 -
Allegro规则设计
点击规则设计图标进入规则设计页面Line Width——单端线宽Neck——有些地方默认线宽走不出,如BGA之类的封装走线,可以使用Neck Mode(正常走线时右键可以选择)走线,Neck可以设置最小线宽和最大线长。原创 2024-06-06 17:12:49 · 680 阅读 · 0 评论 -
Allegro圆形和椭圆形热风焊盘制作教程
点击Setup–>User Preference Editor,设置Flash路径。原创 2024-06-06 14:42:58 · 668 阅读 · 0 评论 -
Allegro测量、抓取、双单位显示
Allegro测量、抓取、双单位显示原创 2024-06-05 13:48:53 · 726 阅读 · 0 评论 -
Allegro导入DXF文件
阿里狗导入DXF文件点击File–>Import–>DXF,注意DXF file那边不能使用中文路径和文件名以及非法字符,DXF units一般为mm,结构那边一般都用mm制作图,右边三个选项只需要勾选中间那个,意思是以增加的形式导入,即PCB中已经导入了元器件,板框在元器件的基础上导入进去接下来进行层面的映射,点击Edit/View layers…,需要将DXF layer映射到PCB的层中去注意:如果dxf本身文件的图层有中文的话,导入进Allegro会有问题,像下面这种乱码原创 2024-06-07 15:29:17 · 998 阅读 · 0 评论 -
Allegro光绘Gerber文件、IPC网表、坐标文件、装配PDF文件导出打包
然后打开光绘层叠,选中全部,下面的Check database before artwork是在输出之前DB一下,可以勾选,然后点击Create Artwork输出光绘。孔符图和钻孔表在上文已经讲过了,就是点击Manufacture–>NC–>Drill Legend,点击OK,放到PCB旁边即可,然后是钻孔文件输出。,选中封装原点,点击Export输出,还是在PCB路径中,文件后缀为txt。点击File–>Export–>PDF…,按如图参数设置,点击Export输出,在PCB路径中,文件后缀为pdf。原创 2024-06-12 17:49:06 · 2740 阅读 · 0 评论 -
Allegro限制走线区域和元器件摆放区域
当你的板框是线条形式时,先将线条闭合成shape,点击Shape–>Compose Shape,选择如下参数,再逐一选中分散线条,选择完毕右键Done即可。原创 2024-06-07 16:49:20 · 447 阅读 · 0 评论 -
Allegro铺铜以及分割操作
点击Shape–>Global Dynamic Shape Parameters,在Shape fill中选择Smooth,其他不用管,这个是在铺铜的时候自动避让不同网络,在Void controls中一般填写如下参数,即避让的距离,其他都默认即可,Clearances中的Oversize value是在设计规则的间距中附加的间距,一般设置0即可,最后的Thermal relief connects是选择连接方式,可以根据需求选择。原创 2024-06-11 14:58:41 · 1513 阅读 · 0 评论 -
Allegro蛇形等长
一般有点对点,串组两种形式点对点一般直接在规则中建立等长组串组可以用模型等长和pin to pin等长下面提供pin to pin的方法,个人感觉最好用。原创 2024-06-11 16:49:24 · 244 阅读 · 0 评论 -
Allegro添加区域规则
当芯片的引脚间距很小,比设置的规则线距小时,拉线就会报错,此时需要添加区域规则去避免这种报错。原创 2024-06-07 10:35:18 · 812 阅读 · 0 评论 -
FanySkill源文件修改,快捷键以及新增任务栏选项
和上面一样,在文件中找到menulist这个东西,修改里面的东西,第一级popup是在任务栏增加一个元素,后面嵌套的就是这个元素中里面的不同级数,然后括号内的第一个双引号内的是名称,第二个双引号的是命令,可以是系统命令,也可以是凡亿命令,见下图修改以及结果显示。下载,因为那边下载要联盟币,我不清楚我免费提供会不会给我带来没必要的损失,敬请谅解。在第一部的方法二中可以知道下面这个文件的摆放路径,用Notepad++打开。要下载的东西有:FanySkill和Notepad++安装教程也可下载,这里不进行阐述。原创 2024-06-19 16:47:18 · 569 阅读 · 0 评论 -
Allegro层叠板厚设计1.6mm&0.4mm及多层板设计
一、1.6mm二、0.4mm原创 2024-07-03 11:09:52 · 278 阅读 · 0 评论