5–7 Troubleshooting

在本节中,将使用示波器来排除固定功能逻辑电路的故障,当一个设备输出连接到多个设备输入时。此外,还将通过使用示波器或逻辑分析仪来示范信号跟踪和波形分析方法的示例,以定位组合逻辑电路中的故障。

完成本节后,您应该能够:

  • 定义电路节点
  • 使用示波器找到故障的电路节点
  • 使用示波器找到开路的输入或输出
  • 使用示波器找到短路的输入或输出
  • 讨论如何在组合逻辑电路中使用示波器或逻辑分析仪进行信号跟踪

在组合逻辑电路中,一个驱动设备的输出可以连接到两个或多个负载设备,如图5-44所示。连接路径共享一个称为节点的公共电气点。

图5-44中的驱动设备正在驱动节点,其他设备表示连接到节点的负载。驱动设备可以驱动多达其指定的扇出数量的负载设备输入。在这种情况下可能发生几种类型的故障。有些故障模式很难隔离到单个故障设备,因为连接到节点的所有设备都会受到影响。常见的故障类型包括以下几种:

  1. 驱动设备中的开路输出。此故障将导致所有负载设备的信号丢失
  2. 负载设备中的开路输入。此故障不会影响连接到节点的任何其他设备的操作,但会导致来自故障设备的信号输出丢失
  3. 驱动设备中的短路输出。此故障可能导致节点被困在低电平状态(短接到地)或高电平状态(短接到VCC)。
  4. 负载设备中的短路输入。此故障也可能导致节点被困在低电平状态(短接到地)或高电平状态(短接到VCC)。

故障排除常见故障

驱动设备中的开路输出 在这种情况下,节点上没有脉冲活动。电路通电时,开路节点通常会导致“浮动”电平,如图5-45所示。

负载设备中的开路输入

If the check for an open driver output in IC1 is negative (there is pulse activity), then a check for an open input in a load device should be performed. Check the output of each device for pulse activity, as illustrated in Figure 5–46. If one of the inputs that is normally connected to the node is open, no pulses will be detected on that device’s output.

如果对IC1中开路驱动器输出的检查结果为否定(即存在脉冲活动),则应进行负载设备中开路输入的检查。检查每个设备的输出是否有脉冲活动,如图5-46所示。如果一个通常连接到节点的输入是开路的,则在该设备的输出上将检测不到脉冲。

("检查结果是否定的"通常指的是检查某种情况或条件是否存在,如果结果是否定的,则表示该情况或条件不存在。在上下文中,如果对驱动器输出进行检查,结果是否定的,表示发现了脉冲活动,即输出处于活跃状态。)

输出或输入短接到地

当驱动设备的输出短接到地或负载设备的输入短接到地时,将导致节点被困在低电平状态,如前所述。通过使用示波器探头进行快速检查可以指示这一点,如图5-47所示。驱动设备输出或任何负载输入短接到地都将导致这种症状,因此必须进一步检查以将短路隔离到特定设备。

信号跟踪和波形分析

尽管隔离节点处的开路或短路的方法有时很有用,但一种更通用的故障排除技术称为信号跟踪在仅具有以上值得的情况下是有价值的。

 

 

在几乎所有故障排除情况下,波形测量都是通过示波器或逻辑分析仪完成的。 基本上,信号跟踪方法要求您观察逻辑电路中所有可访问点的波形及其时间关系。您可以从输入端开始,并通过分析每个点的波形时序图,确定第一次出现不正确波形的位置。通过这个步骤,通常可以将故障隔离到特定设备。也可以使用从输出端开始向输入端回溯的过程。 从输入端开始进行信号跟踪的一般步骤概述如下:

  • 在系统中,定义被怀疑存在故障的逻辑部分。
  • 从要检查的逻辑部分的输入端开始。我们假设,对于这次讨论,来自系统其他部分的输入波形已被发现是正确的。
  • 对于每个设备,从输入开始向逻辑电路的输出方向观察设备的输出波形,并使用示波器或逻辑分析仪将其与输入波形进行比较。
  • 使用您对设备逻辑操作的了解,确定输出波形是否正确。
  • 如果输出不正确,则被测试的设备可能存在故障。拔掉被怀疑存在故障的集成电路器件,并在离线状态下进行测试。如果发现设备存在故障,则替换集成电路如果它工作正常,则故障可能在外部电路中或连接到被测试设备的另一个集成电路中
  • 如果输出正确,则转到下一个设备。继续检查每个设备,直到观察到不正确的波形。

Step 1: Observe the output of gate G1 (test point 5) relative to the inputs. If it is correct, check the inverter next. If the output is not correct, the gate or its connections are bad; or, if the output is LOW, the input to gate G2 may be shorted.

Step 2: Observe the output of the inverter (TP6) relative to the input. If it is correct, check gate G2 next. If the output is not correct, the inverter or its connections are bad; or, if the output is LOW, the input to gate G3 may be shorted.

Step 3: Observe the output of gate G2 (TP7) relative to the inputs. If it is correct, check gate G3 next. If the output is not correct, the gate or its connections are bad; or, if the output is LOW, the input to gate G4 may be shorted.

Step 4: Observe the output of gate G3 (TP8) relative to the inputs. If it is correct, check gate G4 next. If the output is not correct, the gate or its connections are bad; or, if the output is LOW, the input to gate G4 (TP7) may be shorted.

Step 5: Observe the output of gate G4 (TP9) relative to the inputs. If it is correct, the circuit is okay. If the output is not correct, the gate or its connections are bad.

步骤1:观察门G1(测试点5)的输出相对于输入的情况。如果是正确的,请接下来检查反相器。如果输出不正确,则门或其连接存在问题;或者,如果输出为低电平,则可能是门G2的输入短路。

步骤2:观察反相器(TP6)的输出相对于输入的情况。如果是正确的,请接下来检查门G2。如果输出不正确,则反相器或其连接存在问题;或者,如果输出为低电平,则可能是门G3的输入短路。

步骤3:观察门G2(TP7)的输出相对于输入的情况。如果是正确的,请接下来检查门G3。如果输出不正确,则门或其连接存在问题;或者,如果输出为低电平,则可能是门G4的输入短路。

步骤4:观察门G3(TP8)的输出相对于输入的情况。如果是正确的,请接下来检查门G4。如果输出不正确,则门或其连接存在问题;或者,如果输出为低电平,则可能是门G4(TP7)的输入短路。

步骤5:观察门G4(TP9)的输出相对于输入的情况。如果是正确的,则电路正常。如果输出不正确,则门或其连接存在问题。

1. List four common internal failures in logic gates.

2. One input of a NOR gate is externally shorted to +VCC. How does this condition affect the gate operation 

  • 21
    点赞
  • 24
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值