一些时序题计算

本文通过一道题目详细分析了时序电路中的时钟违例问题,探讨了保持时间和建立时间违例的可能性,并提供了计算电路最高时钟频率的方法。通过计算,发现存在保持时间违例,需要增加延时以避免问题,并找到了电路的关键路径,最终得出最高时钟频率为83.3MHz。
摘要由CSDN通过智能技术生成

最近在持续笔试中,今天见的题感觉难度又上升了,因此需要计算一下。首先来看一下题目。

已知:

输入延时:T(in_delay)=1ns

Inverter的延时:T(inv_max)=1ns  T(inv_min)=0.5ns

Buffer的延时:T(buf_max)=2ns  T(buf_min)=1ns

NAND2的延时:T(nan_max)=1.8ns  T(nan_min)=0.9ns

NOR2的延时:T(nor_max)=2ns  T(nor_min)=1ns


D 触发器的传输时间:T(cq_max)=4ns  T(cq_min)

评论 8
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

尼德兰的喵

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值