IC基础知识10-锁存器和触发器

1. 简介

锁存器和触发器统称为双稳态电路,它们具有存储数据的功能,是构成各种时序电路的基本单元

2. 锁存器

2.1 SR锁存器

image.png

  1. 当S=0,R=0时,电路状态不变,故电路具有记忆功能
  2. 当S=1,R=0时,电路进入置位状态,Q=1
  3. 当S=0,R=1时,电路进入复位状态,Q=0
  4. 当S=1,R=1时,电路的输出端在0和1之间振荡,不定态。

2.2 特性表和特性方程

image.png
image.png

2.3 由与非门构建的RS锁存器

image.png

2.4 门控SR锁存器

image.png

  1. 当E=0时,锁存器状态保持不变
  2. 当E=1时,锁存器有置位、复位、保持、不定状态四种,和SR锁存器一样

2.5 门控D锁存器

image.png

  1. 特性方程
    image.png

3. 触发器

触发器的输出只在时钟脉冲信号CP的某一个边沿才会发生改变

3.1 主从D触发器

image.png
当CP=1时,主锁存器Em=1,主锁存器接收D信号,Qm的值跟随外部输入D的值变化
当CP=0时,主锁存器不工作,Es=1,Qm的值传递给从锁存器Q输出

3.2 特性表和特性方程

image.png

3.3 维持阻塞D触发器

主从D触发器的缺点是:在CP=1期间,输入信号必须保持稳定,否则会产生错误的结果。因此,设计了维持阻塞D触发器
image.png

3.4 JK触发器

image.png
特性方程
image.png

3.5 T触发器

image.png
image.png

4. 锁存器和触发器的区别

  1. 锁存器是一种对输入电平敏感的存储电路单元;而触发器是有锁存器构成,只有在时钟脉冲沿到来的时候状态才可以改变
  2. latch由电平触发,非同步控制;DFF由时钟沿触发,同步控制。
  3. latch对输入电平敏感,受布线延迟影响较大,很难保证输出没有毛刺产生;DFF则不易产生毛刺。

5. 建立时间和保持时间

image.png
建立时间指时钟沿到来之前数据需要稳定的时间;保持时间指时钟沿到来之后数据需要保持稳定的时间。一般建立时间(12ns)大于保持时间(3ns)。
传输延迟:指在时钟沿到来时,输入信号D被传送到触发器输出端的这一段时间(35ns)

  • 2
    点赞
  • 17
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值