FPGA中跨时钟域的信号处理--异步FI…


 

异步FIFO方式的原理:FIFO两侧会有相对独立的两套控制总线。若写入请求wrreq在 写入时钟wrclk的上升沿处于有效状态,那么FIFO将 在该时钟沿将锁存写入数据总线wrdata。同理,若读请求rdreq在 读时钟rdclk的上升沿处于有效状态,那么FIFO将 把数据放置到读数据总线rddata上,外部逻辑一般在下一个有效时钟沿读取该数据。


FIFO一般还会有指示内部状态的一些接口信号,如空标志位empty、满标志位full, 甚至还会有用多位数据线表示的FIFO当前数据量,这些状态标志保证了读写控制不出现空读和满写的情况。清除信号aclr在某些应用中也是需要的,它在有效时能够清除当前FIFO的数据,让FIFO复位到一个空的状态。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值