
PCB
OpenFPGA
这个作者很懒,什么都没留下…
展开
-
硬件相关软件大放送
【博客访问突破100万】所以最近放送一批本人整理的一些资料PS:若侵权请联系本人删除,链接失效请留言先放硬件相关软件,以后安装软件不需要求别人了,大部分都有安装教程,包括:基于Hyperlynx的DDR3仿真分析过程报告草圖佈線:一款突破性的佈線工具Switching Power Supply PCB Layout SeminarSaturn PCB Design ToolkitPC...原创 2018-12-26 09:19:35 · 8447 阅读 · 3 评论 -
晶振旁的电阻(并联与串联)和电容的作用
无源晶振再使用时可以见到如下几种形式,具体如下:1. 2. 3. 各种形式基本都有,最常见的就是下图中的格式: 4. 首先按照1.电容的有无?2.并联电阻和串联电阻的作用?两部分进行说明一、电容的作用1、晶体旁边不加电容是可以的。2、晶体旁边加的这个电容被我们称之为晶体负载电容。晶体的谐振频率为Fr,加了电容的谐振频率为有载谐振频率FL。晶体谐...原创 2018-08-02 15:40:45 · 35952 阅读 · 0 评论 -
如何去掉Orcad Capture中元件标号下划线
问题: 使用环境:Orcad Capture 16.6,放置了元器件后,修改了元件标号,结果元件标号下面出现了下划线,如图所示: 图中C8,C9和D4下面都有下划线。 解决办法: 1. 这是Orcad Capture的新功能,用于提示用户更改过元件编号。选中元件 -> 右键 -> user assigned reference -> unset,如图所示: ...转载 2018-07-31 17:05:41 · 11809 阅读 · 0 评论 -
allegro 移动元件时飞线隐藏或者拖动元件时飞线不显示?
选择移动命令时,如下图红框不要勾原创 2018-07-06 22:46:37 · 22946 阅读 · 0 评论 -
史上最详细的ALLEGRO导出GERBER教程!卧龙会草根西米原创(转)
转自:https://baijiahao.baidu.com/s?id=1570322727754635&wfr=spider&for=pc&isFailFlag=1 allegro导出gerber文件1.在导出gerber文件之前,要先对图纸的参数、层叠结构、铺铜皮的参数、DRC的状态报告进行统一检查,只有设置的参数对了,才能进行gerber文件的输出。...转载 2018-05-17 19:44:03 · 54491 阅读 · 2 评论 -
Cadence Allegro导网表的错误问题解决(一)
在Allegro导入网表的时候,有时候会出现这样一个错误问题,如下:—— Oversights/Warnings/Errors ——#1 ERROR(SPMHNI-235): Error detected saving design.ERROR(SPMHNI-234): Cannot write drawing, '#Taaaaaa01496.tmp' out to the directory:转载 2018-04-16 22:08:17 · 23527 阅读 · 2 评论 -
Cadence中元件A,B属性不同的原因及解决办法
有时在不经意的修改中造成了元件属性A和B的不同(正常情况B和A的属性完全相同,所以在执行Edit Properteis后B[黄色]栏是隐藏的),最常见的是在重新排序后造成了A、B的Reference(器件编号)的不同,此时在菜单Design中选择:Remove Occurrence Properties,选择Yes。 出现上述A,B属性不一致的原因是由于菜单TOOL下Annotate ...转载 2018-04-14 23:40:13 · 14847 阅读 · 0 评论 -
PCB六层板的叠层--假八层结构的陷阱
参考博客:http://blog.csdn.net/qijitao/article/details/515056111.什么是假八层? 我们常规的六层板叠层,是L2-3一张芯板(core),L4-5(core)一张芯板,其它的用PP加铜箔,最后压合在一起而成的。如图一所示。 图一 但是六层板板厚在1.6mm及以上时,如果要进行常规阻抗控制(单线50欧姆,差分100欧姆),在层叠上转载 2017-12-25 10:40:21 · 22436 阅读 · 0 评论 -
屏蔽电缆的接地方式
1. 屏蔽电缆技术特性 随着电力系统容量的增加和自动化水平的不断提高,现在电力系统的二次设备已经广泛的使用集成电路型或微机型的保护装置,这些保护装置的应用对提高系统的稳定运行是很有用的。但是相应的也提出来一些新的问题。比如因为微机保护装置都是采用的电子元件,单片机来构成的,而它是运行在高电压的环境下,这就有如何来抗电磁干扰的问题。而以前的常规电磁式保护装置受这方面的影响就不是很明显。原创 2017-12-03 21:38:37 · 17563 阅读 · 0 评论 -
Candence/Allegro启动找不到cdn_XXXX.dll文件解决方法
用了很久的Cadence(OrCAD Capture和Allegro)今天突然就GG了,如图: 估计是由于什么软件使得环境变量被修改了,所以网上搜索了一下,很简单就解决了,下面详细说一说。 首先查看Cadence安装目录下cdn_sfl401as.dll文件是否丢失,如果丢失需要下载该文件,如果没丢失直接设置环境变量就好了。 查找安装路径下,发现cdn_sfl401as原创 2017-08-24 02:26:07 · 21861 阅读 · 4 评论 -
ROM、RAM、DRAM、SRAM和FLASH的区别
ROM和RAM指的都是半导体存储器,ROM是Read Only Memory的缩写,RAM是Random Access Memory的缩写。 本文引用地址:http://www.eepw.com.cn/article/275436.htm ROM在系统停止供电的时候仍然可以保持数据,而RAM通常都是在掉电之后就丢失数据,典型的RAM就是计算机的内存。 RAM 有两大类,一种称为静转载 2017-08-09 14:56:05 · 700 阅读 · 0 评论 -
常用电平标准(TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232
现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度 比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用 注意事项。 TTL:Transistor-Transistor Logic 三极管结构。 Vcc:5V;VOH>=2.4V原创 2017-07-12 14:08:14 · 16239 阅读 · 0 评论 -
电子硬件工程师要求?
觉得一个电子工程师/硬件工程师应该有下面的能力: 1、模拟/数字电路的分析和设计。教科书上讲的都应该会,包括分离元件和运放的信号放大,滤波,波形产生,稳压电源,逻辑化简,基本触发器,基本计数器、寄存器,脉冲产生和整形,ADC、DAC,锁相环等。要能定性和定量的分析和设计电路的功能和性能,比如说稳定性、频率特性等。这些东西一般需要日积月累才能到见多识广,然后熟能生巧。 2、计算机组成原理和结构转载 2017-06-28 21:44:44 · 10159 阅读 · 0 评论 -
Cadence License破解失败解决办法
问题1:Unable to restart Cadence License Server with the new license file这个问题是在运行时可能遇到的。Cadence破解license,指定license文件时,提升下列的报错:Unable to restart Cadence License Server转载 2017-06-05 22:34:08 · 65341 阅读 · 48 评论 -
Cadence Allegro小技巧之指定Gerber生成路径
Allegro生成Gerber数据时,默认会保存在与pcb文件相同目录路径下,Gerber数据本身就会生成好几个文件,然后与pcb文件,log文件,临时文件等混杂在一起,不易整理打包Gerber数据,更好地做法是将Gerber数据生成到指定目录,提交给板厂时直接zip一压缩即可,不会遗漏也不会出错。我们可以通过设定“User Preferences”来指定生成Gerber数据文件的保存目录。菜单栏“转载 2017-05-23 16:46:24 · 3505 阅读 · 0 评论 -
allegro出光绘文件出现的几个问题
首先出光绘前要保证没有DRC错误出Gerber时提示如下错误:一:设置好光绘文件参数后,选择check dabase before artwork后,点击生成光绘时出现错误告警信息:database has errors:artwork generation cancled.please run dbdoctor.可行的解决方法:1.运行内部,或外部dbdoctor ,内部的在tools-dat原创 2017-05-23 16:40:56 · 24699 阅读 · 0 评论 -
Cadence 17.2 Pad Editor入门指南(2)
Cadence 17.2 Padstack Editor入门指南(2) - big_magee的博客 - 博客频道 - CSDN.NET转载 2017-05-23 16:05:40 · 12237 阅读 · 0 评论 -
Cadence 17.2 Padstack Editor入门指南(1)
Cadence 17.2 Pad Editor入门指南(1)Cadence 推出最新版本17.2。其中焊盘制作软件的界面较之于之前版本有了大幅度的改变。下面就开始介绍17.2版本的Pad Editor。点击开始->所有程序->Cadence 17.2->Product Utilities->PCB Editor Utilities->Padstack editor 启动软件后,就会看到如下界面:每一转载 2017-05-23 15:53:05 · 9498 阅读 · 3 评论 -
在Allegro中,添加属性时,在Available Properties里找不到Room属性。
问题:在Allegro中,添加属性时,在Available Properties里找不到Room属性。解决办法:1.capture文件夹下,有个Allegro的cofig文件,设置下: 2.也遇到了这个问题,后来发现了是Find里Find by name要选择comp(or pin)才出现ROOM~cadence按照room布局 1:给元件增加一个room属性,为其赋值就是这个room的名字原创 2017-04-09 20:06:09 · 4402 阅读 · 0 评论 -
Allegro16.6和17.0和17.2中将板框导出DXF文件
注意:在CAD生成的DXF文件导入Allegro的过程中,发现只有R12版本的才比较好用,故从Allegro中导出DXF时,也导成R12格式的比较好。步骤如下: 1.File->Export->DXF…先把路径设置好 2.设置转换文件 3.设置转换文件 4.编辑层 点击Edit去编辑层 5.Map后OK即可 Map后OK即可转载 2017-04-09 15:20:38 · 9254 阅读 · 0 评论 -
allegro建立封装的一般步骤
在制作封装之前,先确定你需要的焊盘,如果库中没有,那就要自己画了,(我就是自己画的) 制作二极管1N5822 SMD,实际尺寸:480milX520mil 一、添加元件焊盘 1 启动Allegro PCB Design 610,选择File—New,在弹出对话框中,输入封装命名W_LLFB,选择 package symbol(自己制作封装) 2 选择layout —pins命令,对转载 2017-03-30 22:29:47 · 14891 阅读 · 0 评论 -
解决win7下Allegro中光标由小十字改为满屏十字后出现残影的问题
问题描述: Win7 64位,Cadence 16.6版本。Allegro中缺省的光标是小十字,希望将小十字光标改为满屏十字。解决办法: 1. Setup -> User Preferences… -> Categories -> Display -> Cursor,在Category: Cursor栏中,pcb_cursor的缺省值为cross,将pcb_cursor设为infinite即可。转载 2017-03-06 17:31:49 · 1229 阅读 · 0 评论 -
Cadence16.5 叠层设置怎样设置正片负片
allegro16.5多层PCB板的叠层设计时,内电层设计为正片或负片的选项不知道怎样处理,我原来用的是allegro15.7,allegro15.7设置内电层时,它有个选项,可选为正片或负片,但allegro16.5没看到这个选项,怎么办?Show diff impedance 不要打勾,就会显示出来转载 2017-02-28 17:21:06 · 6103 阅读 · 0 评论 -
Cadence 机械孔的制作
Cadence 机械孔的制作在平时画PCB的时候,会用到安装孔,好多人就是找个过孔,在原理图中连接GND,这样使用也可以,下面介绍一种正经机械孔的制作方法(自己摸索的),制作一个孔径为3mm的安装孔。1 打开pad designer 新建一个过孔,如下图 其中 Drill/Slot hole -> Plating 要选Non-Plated 即孔壁不上锡;Drill/Slot symbol 中 Fi转载 2017-02-28 16:28:44 · 20025 阅读 · 4 评论 -
Cadence中的焊盘和flash symbol
Soldermask_TOP Soldermask _BOTTOM 是指阻焊层我们常说的绿油层(不过阻焊层的颜色,不只是绿色的,还有红色、蓝色、黑色和白色的等等),是电路板的非布线层,用于制成丝网漏印板,将不需要焊接的地方涂上阻焊剂。由于焊接电路板时焊锡在高温下的流动性,所以必须在不需要焊接的地方涂一层阻焊物质,防止焊锡流动、溢出引起短路。在阻焊层上预留的焊盘大小,要转载 2017-02-27 10:08:18 · 9864 阅读 · 0 评论