PCIE
文章平均质量分 52
且听风吟567
这个作者很懒,什么都没留下…
展开
-
3. PCI总线周期
如下图所示,除了时钟信号CLK和数据地址复用信号AD之外,PCI总线至少还应包括FRAME#(用于表示一次数据传输的起始)、C/BE#(Command /Byte Enable)、IRDY#(Initiator Ready for Data)、TRDY#(Target ready)、DESEL#(Device Selec 片选信号,用于选择PCI设备)和GNT#(Grant)信号等。此后,所有的控制信号均被拉高,处于inactive状态,AD、FRAME#和C/BE#处于三态状态。原创 2024-05-27 16:05:42 · 336 阅读 · 0 评论 -
2. PCI总线基本概念
PCI总线是一种共享总线,所有需要特定的仲裁器来决定当前时刻的总线的控制权,一般该仲裁器位于北桥中,而仲裁器(主机)则通过一对引脚,REQ#(request)和GNT#(grant)来与各个从机连接。处理器通过FSB与北桥相连接,北桥上挂载着图形加速器(显卡)、SDRAM(内存)和PCI总线。PCI总线挂载着南桥、以太网、SCSI总线(一种老式的小型机总线)和若干个PCI插槽。PCI总线是一种树型结构,并且独立于CPU总线,可以和CPU总线并行操作。PCI总线是由ISA总线发展而来,是一种。原创 2024-05-25 16:13:44 · 248 阅读 · 0 评论 -
PCIE学习--1.概览
PCIE接口根据总线位宽不同而有所差异。一个PCIE连接可以被配置成x1,x2,x4,x8,x16,x32的数据带宽。PCIE各种位宽设备可以自由搭配使用,比如x1的卡可以插到x8的插槽中使用,x8的卡可以查到x16的插槽中使用,升级方便。PCI-Express是继ISA和PCI总线之后的第三代I/O总线。(1)数据传输速率高。原创 2024-05-22 11:00:22 · 294 阅读 · 0 评论