FPGA最简开发流程

设计定义(这个设计要做什么)

↓     →原理图(早期简单设计)
设计输入HDL(用硬件描述语言进行描述)
     →IP(稍复杂的设计,用厂家提供的IP核)


分析综合(分析设计所描述的逻辑功能,并报告设计中语
↓     法核逻辑错误)

功能仿真

↓               板级调试
↓                 ↑
布局布线↓→→时序仿真→→→板级验证
     →→动态时序分析

仿真的作用:
1.验证你所设计的逻辑是否正确;
2.辅助分析设计里面存在的问题;
3.协助了解我们设计的代码对应的逻辑电路运行时的信号波形。

——————————————————————————
来自小梅哥培训视频

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值