三态门、项目和双级D型触发器的仿真分析

本文介绍了三态门的工作原理,包括其Verilog程序、等效电路及仿真结果,展示了当使能信号en为高、低电平时,输出dio的状态。接着,分析了双级D形触发器在移位寄存器中的作用,解释了如何通过同一时钟信号实现数值的移位。最后,讨论了在使用Quartus进行仿真时,必须通过.qpf文件或新建项目添加.v文件才能进行仿真。
摘要由CSDN通过智能技术生成

1.三态门

下面是程序、等效图和仿真结果。
在这里插入图片描述
上图为三态门的verilog程序;可以看出有一个变量是inout格式;
同时通过赋值 条件语句对dio赋值;

rtl
上图就是该三态门的等效电路,其中一个dio属于高阻态;

model
仿真结果中能看出,高组态是加黑的线条,并且既不是0V也不是5V;
当en为高电平时,dio为高电平;
当en为低电平时,dio为高阻态。

2.双级D形触发器

下面三张分别为程序、等效图、仿真图;
very
双级d形触发器对于移位寄存器的理解非常关键,从程序中看到,同一份除法时钟clk;
并发生了两次数值传递,而根据单级D形触发器的知识可以知道q0取决于din的赋值,而q1取决于q0的赋值;也就是第二个触

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值