SystemVerilog Assertions应用指南 Chapter1.36“ expect”构造

        SVA支持种叫“ expect”的构造,它与Verilog中的等待构造相似,关键的区别在于 expect语句等待的是属性的成功检验。expect构造后面的代码是作为一个阻塞的语句来执行 expect构造的语法与 assert构造很相似。 expect语句允许在一个属性成功或者失败后使用一个执行块( action block)。使用 expect构造的实例如下所示。

initial
begin
@(posedge clk);
#2ns cpu_ready=1'b1;
expect (@(posedge clk) ##[1:16]  memory_ready==1'b1)
	$display("Hand shake successful\n");
else 
	begin
		$display("Hand shake failed :exiting \n");
		$finish();
		end
	for(i=0;i<64;i++)
		begin
			send_packet();
			$display("Packet %0d sent \n",i);
			
		end

	end

        注意,在信号“ cpu ready”被断言后, expect语句等待信号“ memory_ready”在1~16个周期内的任意周期被断言。如果信号“ memory_ready”如预期的被断言,那么显示一个成功信息,并且开始执行“for”循环代码。如果信号“ memory_ready”没能如预期的被断言,那么显示错误信息,且模拟结柬。

 

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值