Quartus 实例应用(2)——创建设计工程

一、概念回顾

  1. 什么是综合?什么是设计?
    答:综合就是编译,设计就是布局布线。

二、创建设计工程

2.1 创建工程

  1. 打开Quartus II 软件。

在这里插入图片描述

  1. 在Quartus II GUI中,选择File->New Project Wizard…,打开New Project Wizard对话框,单击Next进入下一页面,输入存储路径名,并输入工程名为demo_LED。

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
添加已有的源代码文件,没有的话,点Next(这里我没有代码)
在这里插入图片描述

  1. 单击Next进入下一页面,选FPGA型号,根据你FPGA芯片上印刷的型号选择。
    比如,我使用的芯片型号如下:
    Family: Arria 10
    Device:10AX027H4F34I3SG。
    在这里插入图片描述
  2. 选择综合、仿真、时序分析工具. 此处如果全部选择None,表示用Quartus自带的工具。
    我们综合用的自带的,仿真使用Modelsim,需要安装这个软件。
    在这里插入图片描述
    在这里插入图片描述
    到此,创建完成。

Modelsim查看如下:
在这里插入图片描述
在这里插入图片描述

2.2 新建HDL文件

一个工程可能包含一个或多个HDL(硬件描述语言)文件。如果没有,则要新建源文件。

  1. 选择File->New,打开对话框。
    在这里插入图片描述

  2. 选择Verilog HDL file,单击OK。一个新的文本编辑器窗口就出现在工作区。
    在这里插入图片描述
    在这里插入图片描述

  3. 选择File->Save,打开Save as对话框,保存时,文件名要与module后面定义的实体名一致。即,保存demo_LED.v到你的工程文件夹内。
    在这里插入图片描述
    在这里插入图片描述

  4. 将该文件设置为顶层文件。
    在这里插入图片描述
    在这里插入图片描述
    一个工程内,可以有多个源代码文件。但只有一个是顶层文件,代表最顶层设计,它可以引用工程目录内的其他源文件。

  5. 写代码,把灯点亮

module demo_LED (output wire eq0);

	assign eq0 = 1;
	
endmodule 

三、编译工程

编译:Processing–>Start Compilation
在这里插入图片描述
在这里插入图片描述
报错了,因为下图名字要一致。
在这里插入图片描述

分配引脚操作:Assignment -> Pin Planner,如图。分配完引脚,关闭窗口,重新编译工程。
在这里插入图片描述
在这里插入图片描述
搞完后保存重新编译。

四、下载

菜单Tools -> Programmer,如下图
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述


• 由 青梅煮久 写于 2022 年 11 月 17 日

• 参考:
https://blog.csdn.net/Alexanderrr/article/details/51615254

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值