LVDS,全称Low-Voltage Differential Signaling,即“低电压差分信号”,有两种含义(LVDS电平与LVDS协议),要根据具体的情况来区分对方说的是LCD屏的LVDS协议或者仅指LVDS电平标准。
举例:示波器测量的是LVDS电平,招聘网站上说的熟练掌握LVDS指的是LCD屏的LVDS协议
当然了,LCD屏的LVDS接口遵循LVDS电平标准。
一、LVDS电平标准
TIA/EIA-644:TIA/EIA-644 Standard-2001, “Electrical Characteristics of Low Voltage Differential Signaling (LVDS) Interface Circuits”IEEE P1596.3--SCI(可扩展一致性接口):
IEEE Standard 1596.3-1996, “IEEE Standard for Low-Voltage Differential Signals (LVDS) for Scalable Coherent Interface (SCI)”延伸多点M-LVDS:TIA/EIA-899 Standard , “ Electrical Characteristics of Multipoint-Low-Voltage Differential Signaling (M-LVDS) Interface Circuits for Multipoint Data Interchange”.TIA/EIA-485-A Standard , “ Electrical Characteristics of Generators and Receivers for Use in Balanced Digital Multipoint Systems”.
1.1 LVDS信号
1.1.1 LVDS信号传输组成
LVDS信号传输一般由三部分组成,如图1所示:差分信号发送器,差分信号互联器,差分信号接收器。
差分信号发送器:将非平衡传输的TTL信号转换成平衡传输的LVDS信号。
差分信号互联器:包括联接线(电缆或者PCB走线),终端匹配电阻。
差分信号接收器:将平衡传输的LVDS信号转换成非平衡传输的TTL信号。
1.1.2 差分电平传输原理
如上图所示,LVDS驱动器由一个驱动差分线对的电流源组成(通常电流为3.5mA),LVDS接收器具有很高输入阻抗,因此驱动器输出的电流大部分都流过100Ω的匹配电阻,并在接收器的输入端产生大约350mV的电压。
驱动器的输入为两个相反的电平信号,四个nMOS管的尺寸工艺是完全相同的。当输入为“1”时,标号IN+的一对管子导通,另一对管子截止,电流方向如上图所示,并产生大约350mV的压降;反之,输入为“0”时,电流反向,产生大约350mV的压降。这样根据流经电阻的电流方向,就把要传输的数字信号(CMOS信号)转换成了电流信号(LVDS信号)。接受端可以通过判断电流的方向就得到有效的逻辑“1”和逻辑“0”状态从而实现数字信号的传输过程。
1.1.3 LVDS差分波形
示意图:差分信号输入差分波形与输出电压波形
- 对LVDS而言,一个信号线路为同相(即,逻辑1高电平,逻辑0低电平),另一个信号线路为反相(即,与同相信号互补)。
- 两个信号线路之间的电压差称为差分电压,即 VOD(即,Output Differential Voltage)。
- VOD也是差分电压幅度的简写,可为正,也可为负, 或|VOD|。
- 两个信号线路各有一个最大电压摆幅|VOD|,以共模电压VOC(即,Output Common Voltage )为中心。
1.1.4 LVDS差分输出电平范围
由上图可知:
- 输出共模电压范围为0~2.4V(其实,很多屏也支持3V与3.3V的共模电压)
- 在负