关于PS的一点理解

对于pynq z2而言,其他应该也差不多:

1.即使是PL端,在建立工程时如果导入了板卡文件,约束constrain文件有可能就已经存在(箭头的地方就表明有约束)

 

2.对于zynq 7000的配置,如果建立工程的时候导入了板卡文件,大多数配置只需要 Run connection Automation即可,但是数据互联总线AXI要制定一下(是用Master还是用Slave,是用几个)

另说明一下AXI ACP口,用cache,高速但是缓存应该不大

 

3.关于zynq中的时钟,上面的input frequency为基准时钟(一般板卡文件里面默认了),如果其他端口要用到其他的时钟,则在PL Fabric Clocks 里面进行分频获得 

 

 

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值