对于pynq z2而言,其他应该也差不多:
1.即使是PL端,在建立工程时如果导入了板卡文件,约束constrain文件有可能就已经存在(箭头的地方就表明有约束)
2.对于zynq 7000的配置,如果建立工程的时候导入了板卡文件,大多数配置只需要 Run connection Automation即可,但是数据互联总线AXI要制定一下(是用Master还是用Slave,是用几个)
另说明一下AXI ACP口,用cache,高速但是缓存应该不大
3.关于zynq中的时钟,上面的input frequency为基准时钟(一般板卡文件里面默认了),如果其他端口要用到其他的时钟,则在PL Fabric Clocks 里面进行分频获得