Xilinx VDMA寄存器笔记

以下内容均参考Xilinx官方文档pg020 AXI VDMA章节。

 

目录

MM2S_VDMACR (MM2S VDMA Control Register - Offset 00h)

MM2S_VDMASR (MM2S VDMA Status Register - Offset 04h)


MM2S_VDMACR (MM2S VDMA Control Register - Offset 00h)

该寄存器是VDMA的控制寄存器,用于设置VDMA工作的模式等信息,非常重要。

Bits Field Name Default Value Access Type Description
31-24 IRQDelayCount 00h R/W

这八位的设置范围为0~256,通过设置这几位的值,可以为MM2S通道启动一个计数器,当计数器超过设定值的时候,就会产生一个中断。这个计时器在Frame Sync信号被收到或者所有行传输完之后开始计时,当下一个数据包(m_axis_mm2s_tvalid)到来的时候置零。当这个值设置为0的时候,就不会启用这个中断。

这个值应该是用来判断下一帧图像是否超时用的。

23-16 IRQFrameCount 01h R/WC 这个值与上面类似,是设置一个计数器的值,当帧传输开始时计数器的值开始减小,减到0时产生一个中断。最小值为0x01,就算
  • 0
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值