FPGA初级工程师自学

FPGA初级工程师自学第一天
A1.部件模块的设计工作包括3部分:电路模块的设计;测试模块的设计;设计文档的编写和整理
2.组合逻辑部件:多路器,加法器,比较器,乘法器,双向三态门,总线等
3.关于组合逻辑电路的组合表达式和结构设计
4.一位全加器 郁闷,与门和非门,真值表进位递推公式,超前进位形成电路
5.超前进位加法器,并行加法器,:在并行加法器的基础上,曾加了超前进位形成逻辑
6.多层组合逻辑由多层门和布线构成,易引发延迟积累。因此计算节拍也就是时钟周期必须大于运算电路的延迟。
7.乘法器的设计:
8.比较器:
9.多路器:
10.总线和总线操作:
11.流水线:
B:复杂数字系统的构成
1.控制逻辑
2.基于REG的数据暂存
3.数据流动的控制
C:同步时序逻辑,数据接口的同步方法
D:同步状态机的原理,结构和设计
1.状态机的结构
2.mealy和moore状态机
3.可综合的状态机
E:阻塞和非阻塞语句的差异和使用
F:复杂时序逻辑电路的设计

  • 9
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值