自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(10)
  • 收藏
  • 关注

原创 6. Buck converter

1. 原理分析  DC-DC BUCK起一个降压的作用,相比LDO而言DC-DC BUCK转换效率更高。    晶体管M1在电路中作为一个开关由VCtrl来控制通断。一开始开关不导通,电路的电流为零。当开关初次导通时,二极管反偏断开,电路电流会增加,电感两端也会因为电流的增加而产生电压,抵抗电流的增加。此电压会抵消部分电源端的电压,因此负载端的电压会较电源端要低。随着时间增加,电流的变化率变小,因此电感端电压变小,使负载端的电压慢慢上升,此时电感中会以磁场方式储存能量。若再使开关断开,因此电流会下

2023-12-01 11:17:54 1339 1

原创 频率特性和频率补偿

图2.5将两个极点隔开一定的距离,可以看到增益下降到0dB附近时相位变化124°,相位裕度56°,系统稳定。从图2.4可以看出共轭极点系统增益下降到0dB附近时相位变化174°,虽然相位变化量小于180°,但是实际使用当中是不稳定的。红色是需要补偿的曲线(共轭极点),绿色是引入的补偿(一个级点两个零点),紫色是补偿之后的曲线。图2.4为共轭极点,两个极点的大小重合,导致幅度以40dB/10倍频下降,同时使相位变化180°。从图2.3可以看出单极点系统增益下降到0dB附近时相位变化84.3°,系统是稳定的。

2023-11-27 16:14:23 1129

原创 5. 两级开环比较器

查看Noise Summary,这里显示了器件对噪声的贡献,可以针对性的减小噪声。SR很小的时候,电流小充放电很慢,工作频率低,功耗也低;SR很大的时候,电流大充放电快,工作频率高,功耗也高。之间的区域可以叫做过渡区,也就是放大器的状态,过渡区越窄,比较器越理想。比较器的输出必须要达到上下限,这与放大器的工作方式完全不同,但是可以用放大器的小信号增益来近似比较器的增益。将比较器开环,负输入端接直流参考信号Vref,正输入端接脉冲信号Vp。噪声会使过渡区发生抖动。的增大而变化,这时的速度受到了摆率的限制。

2023-11-15 17:32:30 1908 2

原创 cadence使用

cadence一些操作技巧

2023-11-11 21:25:11 1542 1

原创 模拟IC设计中的噪声

同样为了直观的分析,将沟道内的噪声源弄出来,饱和的MOS器件沟道噪声可以用一个噪声电流源模拟。为中心,1Hz为带宽的带通滤波器,将噪声信号分成n个频率成分,然后对每个频率成分求噪声功率。闪烁噪声与频率成反比,所以也叫做1/f噪声。可以像前面的电阻噪声一样,将带噪声的放大器系统分为无噪声系统和噪声源。电阻热噪声是一个白噪声,在任何频率上的值都一样。同样也可以等效为无噪声电阻与噪声电流源并联。图2.1(b)将有噪声电阻等效为一个无噪声电阻和一个噪声电压源串联。(f)与横轴围成的总面积就是噪声的总功率。

2023-11-11 17:03:32 196 1

原创 模拟IC设计中的失配

从公式来看,对于电流镜管,可以通过增大过驱动电压来减小失配;对于差分对管的失配,需要减小过驱动电压。图1.1(b)将系统所有失配等效到输出端,于是|V。,这时候差分系统是一个不存在失配的系统。图1.1(a)完全对称情况下V。图1.1 全差分电路的失调。3. 减小MOS管的失配。图2.1 电流镜的失配。

2023-11-10 20:23:12 486 1

原创 4. 折叠cascode运算放大器

由此可见,cascode结构的电压增益能达到两级放大器的效果。图1.6是对之前设计偏置电路的修改,启动电路结构不变,只需要把电流源换为cascode电流源即可。晶体管dc工作点调整好之后就可以得到图3.2的结果,直流增益为91dB,如果dc工作点没调好,输出电阻不够大,增益也就比较小。如果图2.1cascode结构M6、M8两个NMOS(黄色圈内的晶体管)的偏置电压偏大一些,而流过的电流不变会使其V。(紫色圈内的晶体管)的宽长和偏置设定好后就难以调整了,因为一旦改变,cascode结构的电流就变了。

2023-09-23 17:11:53 6428

原创 3. 带隙基准源

图2.1的电路包括带隙基准的核心电路和运放两个部分,运放可以直接使用之前设计的电路,必要时稍作改动即可。图3.1中间分开,左边是运放,右边是带隙基准的核心电路。带隙电压基准的基本原理是将两个相反温度系数的电压相加,最终获得具有零温度系数的基准电压。PSRR仿真时,对电源从1.8V–3.3V扫描发现一个问题:PSSR的值先增大后减小,并且在V。PSRR仿真时,对电源从1.8V–3.3V扫描,PSSR的值先增大后减小。=2.6V的时候达到最大72dB多,而在V。最小的时候也就是PSSR最大的时候,看来M。

2023-08-31 14:46:19 631

原创 2. 二级运算放大器的偏置电路

从图2.1的仿真结果来看电源电压的变化还是会影响输出的电流大小。可以看到启动过程中有一个接近3uA的电流过冲,高出所需电流800nA三倍多。支路的电流要求为0.8uA,因此独立电流源需要产生0.8uA的电流。越大过冲越大,最大能有十几uA。的L能够减小过冲,代价是达到稳定电流需要更长的时间。的尺寸应该是1:K,为了使晶体管都工作在饱和区,这里选择K=2。导通产生电流给偏置电路NMOS栅源电容充电,当栅源的压降大于V。的Multiplier增大了一倍,流过的电流也比M。修改电路的过程中发现增大M。

2023-08-31 14:43:24 3683

原创 1. gm/id方法设计二级运算放大器

入坑模拟IC不久,随笔记录一下。

2023-08-31 14:29:49 4993 3

基于FPGA的数字混频器设计

混频是指将信号从一个频率变换到另外一个频率的过程 ,其实质是频谱线性搬移的过程。简单的说,就是两个信号相乘。相乘的结果就得到两种频率,和频、差频。这里通过两个DDS产生两个正弦信号,将这两个信号相乘,产生混频信号。

2022-09-16

FPGA实现双极性DDS

基本原理是将信号数据存入ROM当中,通过寻址将数据取出并输出。ROM调用IP核,将数据生成为mif文件并存入ROM中。mif文件可以通过matlab产生。 Verilog与matlab代码都在core文件中 软件为quartus13.0

2022-09-15

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除