STA基础知识简介

本文介绍了数字逻辑门的基础知识,包括组合逻辑门与时序逻辑门,重点讲解了CMOS工艺下的逻辑门构成。在时序分析中,逻辑门延时和信号线延时是关键参数。讨论了信号转换延时,定义了其为输入或输出电平转换所需的时间,并设置了阈值百分比。此外,还阐述了逻辑门延时的概念,即从输入信号变化到正确输出信号的时间间隔,同时给出了相关的阈值定义。
摘要由CSDN通过智能技术生成

逻辑门单元

  1. 逻辑门单元分为组合逻辑门单元和时序逻辑门单元。
  2. CMOS工艺下,数字逻辑门单元主要由PMOS和NMOS晶体管组成。
  3. 时序分析中逻辑门延时和信号线延时这两个参数值组成的阶段延时(stage delay)是时序分析中计算延时的主要组成部分。

在这里插入图片描述
在这里插入图片描述
门单元的时序计算参数

组合逻辑门单元的相关的时序参数主要包括信号转换延时(transition delay)和逻辑门延时(logic gate delay)。

  • **信号转换延时:**输入端口或者输出端口由高电平转换成低电平或者由低电平转换成高电平所需要的时间成为信号转换延时。
    -在这里插入图片描述
    slew_lower_threshold_pct_fall : 20.0;
    slew_upper_threshold_pct_fall : 80.0;
    slew_lower_threshold_pct_rise : 10.0;
    slew_upper_threshold_pct_rise: 90.0;
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值