量两个低通滤波,第一个滤掉Vi里的高频干扰信号,下一个滤掉叠加后的进入ADC采样
但是存在一个问题,Vi的幅值需要小于V_ref,否则还是会采到负电压。
那么像这样,如果Vi赋值大了,可以调整R1和R2大小来衰减Vi
相应的我们也可以来放大Vi,如R2为33k,R1为1k,那么U0=1.65+33Vi,Vi就被放大了
画好后打几个gnd过孔来降低阻抗
【立创EDA学习--设计一个加法器电路2】
于 2024-07-11 11:42:12 首次发布
量两个低通滤波,第一个滤掉Vi里的高频干扰信号,下一个滤掉叠加后的进入ADC采样
但是存在一个问题,Vi的幅值需要小于V_ref,否则还是会采到负电压。
那么像这样,如果Vi赋值大了,可以调整R1和R2大小来衰减Vi
相应的我们也可以来放大Vi,如R2为33k,R1为1k,那么U0=1.65+33Vi,Vi就被放大了
画好后打几个gnd过孔来降低阻抗