07030405复杂可编程逻辑器件CPLD&现场可编程阵列FPGA

7.3 复杂可编程逻辑器件CPLD

1.与PAL、GAL相比,CPLD的集成度更高,有更多的输入端、乘积项和更多的宏单元;
2.CPLD器件内部含有多个逻辑块,每个逻辑块都相当于一个PAL(或GAL)器件;
3.每个块之间可以使用可编程内部连线(或者称为可编程的开关矩阵)实现相互连接。

7.3.1CPLD的结构

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

7.4现场可编程门阵列FPGA

1.CPLD用可编程“与-或”阵列(乘积项技术)实现逻辑函数。编程基于EEPROM或快闪存储器。
2.FPGA时用查找表(Look-Up Table,LUT)实现逻辑函数。
复杂函数使用众多的LUT和触发器实现。
自动计算逻辑电路的而所有可能的结果,并把结果实现写入RAM,这样每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可。
3.编程基于SRAM
一般将采用乘积项技术的称CPLD。采用LUT技术的称为FPGA

7.4.1FPGA实现逻辑功能的基本原理

在这里插入图片描述
在这里插入图片描述

7.4.2FPGA结构简介

在这里插入图片描述

1.可编程逻辑块

在这里插入图片描述
在这里插入图片描述

2.I/O块

在这里插入图片描述

3.可编程连线资源

在这里插入图片描述

CPLD与FPGA的区别

在这里插入图片描述

7.5可编程逻辑器件开发过程简介

在这里插入图片描述

为什么FPGA需要编程数据装载?
CPLD采用CMOS EEPROM工艺制造,编程后,即使切断电源,其逻辑也不会消失,且可以在系统编程(ISP)特性
FPGA的LUT由数据选择器和SRAM构成,切断电源后,其逻辑会消失。所以FPGA需要外部的PROM保存编程数据。每次通电,自动将PROM中的编程数据装载到FPGA中。

编程条件

在这里插入图片描述

  • 2
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值