自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(33)
  • 资源 (1)
  • 收藏
  • 关注

原创 HLS图像处理(准备工作)opencv库

HLS 图像处理

2022-08-01 16:31:49 2481 1

原创 xkISP 开源IP核的使用

xkisp的使用

2022-07-12 13:22:28 853 1

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (八)阶段性总结

阶段性总结

2022-07-10 17:59:37 882

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (七)HDMI

HDMI

2022-07-10 15:55:51 398

原创 HDMI Trans (FPGA)介绍及解析 (三)单端转差分

单端转差分:OBUFDS

2022-07-10 15:40:14 1501

原创 HDMI Trans (FPGA)介绍及解析 (二)串并转换

串并转换原语:OSERDESE2

2022-07-10 15:34:50 830

原创 HDMI Trans (FPGA)介绍及解析 (一)总体架构

HDMI Trans FPGA

2022-07-10 13:18:15 695

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (七)读DMA

读DMA

2022-07-10 12:51:14 445

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (六)写DMA

写DMA

2022-07-07 00:37:46 988

原创 AXI4-写DMA如何使用verilog实现(三)DMA例子

DMA写例子

2022-07-05 17:18:08 4250

原创 AXI4-写DMA如何使用verilog实现(二)创建AXI4 IP核

创建AXI4 IP核

2022-07-05 17:14:19 1301

原创 AXI-写DMA如何使用verilog实现(一)AXI4写时序

AXI4写时序

2022-07-05 17:07:04 2237

原创 vivado:打包IP之后,出现找不到内部IP核的情况

vivado:打包IP之后,出现找不到内部IP核的情况

2022-07-05 09:37:34 1601 1

原创 [BD 5-336] This command cannot be run, as the BD-design is locked. Locked reason(s): * Block design

IP locked

2022-07-05 09:35:04 2121

原创 TCP三次握手与四次挥手

TCP三次握手,四次挥手

2022-07-04 15:15:54 209

原创 TCP和UDP------报文格式

TCP/UDP 报文格式

2022-07-04 14:24:20 726

原创 基于A7板卡的PCIE 2.0共享屏幕(三)共享屏幕(结束)

基于A7板卡的PCIE 2.0共享屏幕(三)共享屏幕(结束)

2022-07-02 22:22:32 425 3

原创 基于A7板卡的PCIE 2.0共享屏幕(二)RIFFA框架

基于A7板卡的PCIE 2.0共享屏幕(二)RIFFA框架

2022-07-02 22:05:40 2173 2

原创 基于A7板卡的PCIE 2.0共享屏幕(一)PCIE介绍

PCIE介绍(FPGA)

2022-07-02 21:08:14 551

原创 中间网络数据传输

数据在中间网络中的传输

2022-07-02 17:47:44 599

原创 TCP / IP 参考模型(不同的设备之间如何通信)

TCP / IP 参考模型

2022-07-02 17:18:05 995

转载 Sublime Text 3 配置 Verilog 语法检测环境

Sublime Text 3 配置 Verilog 语法检测环境

2022-06-30 15:20:09 481

原创 华为数通(一):如何使用ssh console telnet来连接设备

华为数通:如何使用ssh console telnet来连接设备

2022-06-25 23:05:06 983

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (五)IMX222 Bayer图像转RGB

IMX222 Bayer图像转RGB

2022-06-24 23:27:31 849

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (四)IMX222 1080P接收像素的工程代码

IMX222 1080P接受像素工程代码

2022-06-24 20:16:28 512

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (三)IMX222 1080P模式传输模式

IMX图像格式解析

2022-06-22 00:05:56 1155

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (二)传感器配置

IMX222初始化

2022-06-21 23:01:26 648

原创 Vitis项目:基于 ZYNQ 的 IMX2221 摄像头实时视频流采集传输 (一)传感器配置

IMX222摄像头配置(一)

2022-06-20 23:02:37 1082 1

转载 vitis报错:platform out-of-date,编译时makefile error;

vitis报错:platform out-of-date,编译时makefile error;

2022-06-20 14:34:47 1540

原创 小梅哥FPGA:基于线性序列机的TLC5620型DAC驱动设计

小梅哥FPGA:基于线性序列机的TLC5620型DAC驱动设计目标:学会使用线性序列机的思想设计常见的有串行执行特征的时序逻辑实验现象:在QuartusⅡ软件中,使用ISSP工具,输入希望输出的电压值,则AC620开发板上,FPGA控制的TLC5620芯片输出对应的电压值TLC5620型DAC芯片概述:TLC5620C是一个具有4个独立8位电压输出型DAC的数模转换器单电源5V供电采用串行接口时序具备4个高阻抗参考电压输入端口(对应四个DAC输出通道)可编程的电压倍增模式每个DAC可以输

2020-12-16 11:25:07 2288

原创 小梅哥FPGA:PLL锁相环介绍与简单应用

小梅哥FPGA:PLL锁相环介绍与简单应用*实验目标:学会调用QuartusⅡ软件中的时钟管理单元(PLL)核并通过仿真了解其工作特性,学会PLL的一般用法,最终通过一个实例感受PLL分频核倍频的实际效果实验现象:在QuartusⅡ中调用PLL,将我们50MHZ的时钟clk作为输入,输出75MHZ和100MHZ的时钟c0和c1,然后通过这三个不同频率的时钟信号来控制LED的亮灭*一 什么是PLL?PLL即锁相环,可以通过输入一个时钟,将此时钟进行倍频/分频来达到自己想要的时钟频率进行输出二 PL

2020-12-14 14:02:06 1446

原创 小梅哥FPGA:嵌入式块RAM使用之FIFO

小梅哥FPGA:嵌入式块RAM使用之FIFO课程目标:学会调用QuartusⅡ软件中提供的FIFO核并通过仿真,了解其接口时序实现现象:通过QuartusⅡ软件中调用FIFO核,通过仿真来验证其接口时序一 什么是FIFOFirst In First Out ,是一种先进先出的数据缓存器,他与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。二 F

2020-12-14 13:37:26 897

原创 小梅哥FPGA:ROM_SignalTap Ⅱ

小梅哥FPGA:ROM_SignalTap Ⅱ目标:1.将实现一组固定的数据(三角波形表)存储在FPGA中,并使用IP核构建的片上ROM进行存储,开发板上电后,系统开始从ROM中读取数据,并将数据直接通过并口输出,通过使用SignalTap Ⅱ软件实时抓取并口上的数据,显示得到三角波形。2.使用Quartus Ⅱ软件中提供ISMCE工具在线更改ROM中的mif文件本章将学会的技能:1.如何调用ROM的IP核2.如何给mif文件写入数据,也就是给ROM写入数据3.如何使用FPGA的多余硬件来构造

2020-12-10 15:29:40 493

HLS opencv编译库

HLS VITIS opencv下载

2022-08-01

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除