计算机组成原理(实验二:8×8位无符号数乘法器)
1.实验目的
掌握原码一位乘法运算的基本原理,熟练掌握 Logisim 寄存器电路的使用,能在 Logisim 平台中设计实现一个 8×8 位的无符号数乘法器.
2.实验内容
在 alu.circ 文件中的原码一位乘法器子电路中,增加控制电路和数据通路,使得该电路能自动完成 8 位无符号数的一位乘法运算。再设置引脚初始值,然后驱动时钟自动仿真,电路可自动完成运算。运算结束,结果传输到输出引脚。运算结束时,电路应该自动停止。
3.模块电路
(1)设计思路:
由原码一位乘的过程(依次对乘数的Yi进行判断,为1则部分积加上被来数,为0就不加,然后通过将乘数和部分积逻辑右移一位实现来法)来添加电路:
-逻辑移位部分:用错开的两个分离器将8位数分开,8*8就需要4个分离器,前两个组合的分离器连到部分积,后两个组合的分离器通过数据选择器连到Y,每个时钟都要右移一位:
-加法部分:用Y的最低位来判断部分积是否加上被乘数X,需要用到数据选择器,考虑到从Y那里输出的位宽问题,八位中的高七位不能选,就需要用到分离器;
-时钟周期部分:需要用到计数器,第一个时钟周期输入Y的值到寄存器中,其他的周期进行黑加和移龙操作,操作完成要停机,所以要用到比较器设置时序信号STOP,用隧道实现;
-运算完成:要将寄存器使能端置0,用一个非门实现.
(2)电路图: