关于AMP模式下CPU1无法接收DMA中断

关于AMP模式下CPU1无法接收DMA中断

笔者最近做一个利用ZYNQ进行DMA传数的工程,在工程的最后阶段,将程序固化到开发板上时,发现CPU1始终无法接收到来自DMA的中断,而且DMA发送过来的中断始终拉高。现在终于解决了,与大家分享一下解决方法。

在设计的工程中,整体流程是这样的:PL自动产生每次+1的累加数,然后发送给FIFO,FIFO再传递给DMA,DMA接收完数据后发送给DDR。CPU1负责接收这些数据,并在DMA传输完成,确认DMA中断完成标志后,把这些累加数搬移到共享内存中;然后CPU0读取共享内存,并通过以太网向PC发送数据。最后的检验方式是通过wireshark抓取这些数据,检测数据是否传输正确。

在固化之前,先对程序进行了下载,结果的数据检测也是正确的,后面固化的时候,按照操作流程,在生成的FSBL->main.c里面加入启动CPU1的函数
在这里插入图片描述
并把启动CPU1函数放在了该位置
在这里插入图片描述
之后按照流程生成boot,并烧写进去。最后的结果发现,开发板无法发送数据,而且DMA中断始终拉高。

查阅资料,发现很多在AMP模式下,CPU1无法正常接收中断的例子,以下是我通过测试能够解决的办法:
将启动CPU1的代码放在CPU1所有中断初始化之后
即在CPU0的主函数下面,先定义StartCpu1的函数,然后再在CPU0的主函数里面,CPU0中断初始化之后调用这个StartCpu1函数

/*以下为CPU0的主体函数结构*/
#include "sys_intr.h"
#include "udp_transmission.h"
#include "software_intr.h"
#include "..."

//以下为定义的其他函数
* * *
* * *
* 
//定义StartCpu1函数
#define sev()  _asm_("sev")
#define CPU1STARTADR 0XFFFFFFF0
#define CPU1STARTMEM 0X20000000
void StartCpu1()
{
	#if 1
	Xil_Out32(CPU1STARTADR,CPU1STARTMEM);
	dmb();
	sev();
	#endif
}

//定义CPU0中断初始化函数
void init_intr_sys()
{
	Init_Intr_System(&Intc);		//初始化中断系统
	Init_Software_Intr(&Intc,Cpu0_Intr_Handler,CORE1_TO_CORE0_INTR_ID,0);		//初始化软中断
	Setup_Intr_Exception(&Intc);	//建立中断处理
}

int main()
{
	* * *
	* * *

	//将StartCpu1函数放在CPU0中断初始化函数init_intr_sys后面
	init_intr_sys();

	StartCpu1();
	
	* * *
	* * *
}

如果按照之前的方法对StartCpu1()有其他的操作,记得删除,我这里把原先放在FSBL->main的StartCpu1()的定义和调用给删除了,不然仍然是会影响到最终结果的。
最后按照正常的固化步骤进行操作即可。

最终结果:有数据传输,且用wireshark抓取信号,数据每次+1,符合实验结果
在这里插入图片描述

参考资料:https://blog.csdn.net/jingjiankai5228/article/details/107121951
https://blog.csdn.net/a364956116/article/details/103731799

路漫漫其修远兮,吾将上下而求索,各位共勉

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
### 回答1: Zynq DMA(Direct Memory Access)数据回环是指将数据从一个片内存储器(例如PS端内存)传输到另一个片内存储器(例如PL端内存),然后再将数据从PL端内存传回到PS端内存的过程。 在Zynq SoC中,DMA是用于高效地进行数据传输的关键组件。它可以减轻处理器(PS)的负载,并且能够实现高速数据传输和并行处理。 进行Zynq DMA数据回环的步骤如下: 1. 配置DMA控制器:通过软件配置DMA控制器,定义数据传输的源地址、目的地址、传输大小等参数。可以通过PS端的DMA控制寄存器来设置这些参数。 2. 启动DMA传输:向DMA控制寄存器写入启动传输的命令,将数据从PS端内存传输到PL端内存。 3. PL端处理:在PL端接收到数据后进行处理,可以进行算法运算、滤波器操作等等。 4. 数据传输回PS端:将处理后的数据从PL端内存传输回PS端内存。同样,通过配置DMA控制器并启动传输命令来完成数据传输。 5. PS端处理:在PS端接收到数据后,可以对数据进行后续处理操作,例如进一步的分析、显示、存储等操作。 利用Zynq DMA数据回环,可以实现高效的数据处理和传输。数据回环常用于验证硬件设计的正确性和性能测试,也可以应用于各种需要高速数据传输和处理的应用中,例如图像和视频处理、信号处理、音频处理等领域。 ### 回答2: Zynq DMA数据回环是一种在Zynq芯片上使用DMA(Direct Memory Access)模块实现数据传输的方法。DMA是一种可以直接在外部设备和内存之间传输数据的技术,可以降低CPU的负载,提高系统性能。 在Zynq芯片上,数据回环是将数据从输入端口传输到输出端口,再将传输的数据通过DMA模块回写到内存中。整个过程通过DMA进行数据传输,减少了CPU的参与,提高了效率。该过程可以通过设置DMA控制寄存器和配置寄存器来实现。 首先,需要配置DMA的通道和传输模式,选择合适的通道和传输模式来满足要求。然后,设置源地址和目的地址,确定数据传输的起始位置和终止位置。接着,设置传输长度,确定要传输的数据长度。最后,启动DMA传输,等待传输完成。 在数据回环过程中,可以对传输的数据进行处理和转换,以满足具体需求。比如,可以对传输的数据进行加密和解密、数据压缩和解压缩等操作。同时,可以通过DMA传输数据的速度和优先级进行调整,以满足不同应用场景的需求。 总之,Zynq DMA数据回环是一种通过使用DMA模块实现数据传输的技术,可以有效降低CPU负载,提高系统性能。通过合理配置DMA通道和传输模式,并对传输的数据进行处理和转换,可以满足不同应用场景的需求。 ### 回答3: Zynq DMA数据回环是指使用Zynq芯片内部的DMA模块实现数据的循环传输。DMA(Direct Memory Access)是一种数据传输方式,可以通过DMA控制器直接在外设和内存之间进行数据传输,而不需要CPU的干预。 在Zynq芯片中,具有DMA模块的PS(Processing System)可以与PL(Programmable Logic)进行数据传输。实现DMA数据回环需要以下步骤: 1. 配置DMA控制器:首先,需要在PS中配置DMA控制器。可以通过设置寄存器来配置传输模式、传输方向、传输长度等参数。还可以设置中断使能来实现数据传输完成后的中断功能。 2. 分配内存空间:在PS中,分配一块内存空间作为DMA传输的缓冲区。可以通过动态内存分配函数malloc()来申请一块连续的内存空间。 3. 设置DMA传输:将DMA控制器的源地址设置为PS的内存缓冲区地址,目的地址设置为PL的内存地址,设置传输长度和传输方向。 4. 启动DMA传输:通过写入DMA控制器的寄存器来启动数据传输。 5. 等待传输完成:等待DMA传输完成的中断或者轮询DMA控制器的寄存器来判断传输是否完成。 6. 检查数据:通过比较PS内存缓冲区和PL内存之间的数据,确认数据回环是否成功。 需要注意的是,对于Zynq DMA数据回环,PL开发人员需要实现对PL内存的访问,将传输的数据写入PL内存,并且在数据回环完成后将数据读取出来。此外,还需要确保DMA的传输速率满足需求,避免数据丢失或延迟。
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值