数字电路:分组合逻辑电路和时序逻辑电路两大类。
组合逻辑电路的基本单元是门电路
时序逻辑电路的基本单元是触发器
1.触发器与门电路的区别
门电路某时刻的输出信号完全取决于该时刻的输入信号,无记忆功能
触发器具有记忆功能,能在无信号的情况下,保持上一次的信号
2.触发器的现 态和次 态
现 态:触发器接收输入信号之前的状态
次 态:触发器接收输入信号之后的状态
3.从电路结构分
基本触发器:输入信号直接加到输入端
同步触发器:输入信号经过控制门输入,控制门受时钟信号CP控制
边沿触发器:只在时钟信号CP的上升沿和下降沿时刻,输入信号才能被接收
4.从逻辑功能上看
基本RS触发器:其中S是置位的端口,低电平有效;R为复位端,低电平有效;两端不能同时为0;S输出1,R输出0时,不管的现 态,次 态 为0;S输出0,R输出1时,不管现 态,次 态 为1;R、S都为1时,输出保持为上一状态。
时钟控制的RS触发器:具有时钟输入引脚CP,输出信号与输入信号和时钟信号有关
当CP=1时,S高电平有效,输出为1;R高电平有效输出为0;S输出1&#x