触发器(数字电路领域术语)
在实际的数字系统中往往包含大量的存储单元,而且经常要求他们在同一时刻同步动作,为达到这个目的,在每个存储单元电路上引入一个时钟脉冲(CLK)作为控制信号,只有当CLK到来时电路才被“触发”而动作,并根据输入信号改变输出状态。把这种在时钟信号触发时才能动作的存储单元电路称为触发器,以区别没有时钟信号控制的锁存器。
触发器 Bistable Multivibrator #bistable代表两种状态 0与1
触发器的现态和次态
触发器接受输入信号之前的状态叫做现态,用表示,触发器接受输入信号之后的状态叫做次态,用
表示。
现态和次态是两个相邻离散时间里触发器的输出端的状态。
与
的关系贯穿学习触发器本身!
类型种类#重要!
按逻辑功能不同分为:RS触发器、D触发器、JK触发器、T触发器。
按电路结构不同分为:基本RS触发器和钟控触发器。
按存储数据原理不同分为:静态触发器和动态触发器。
按构成触发器的基本器件不同分为:双极型触发器和MOS型触发器。
电路结构
逻辑功能,是指触发器的次态和现态及输入信号之间在稳态下的逻辑关系。这种逻辑关系可以用特性表、特性方程或状态转换图给出。
根据逻辑功能的不同特点,把触发器分为RS、JK、T、D等几种类型。
逻辑功能
电路结构,是指电路中门电路的种类及组合方式。
基本RS触发器、同步RS触发器、主从触发器、边缘触发器等是指电路结构的不同形式。由于电路结构形式的不同,带来了各不相同的动作特点。
同一种逻辑功能的触发器可以用不同的电路结构实现。反过来说,用同一种电路结构形式可以作成不同逻辑功能的触发器。
文章目录
触发器
触发器的特点
现态和次态的概念
常用触发器
1.基本R-S触发器
- 组成:由两个与非门交叉耦合构成,其逻辑图和逻辑符号分别如下图
图中, R称为置0端或者复位端,S称为置1端或置位端;
逻辑符号输入端加小圆圈表示低电平或负脉冲有效。
- 工作原理
- 逻辑功能及其描述
-
激励表和时间图
2.时钟控制的R-S触发器
钟控D触发器
工作原理如下:
当无时钟脉冲作用(C=0)时,控制电路封锁,无论D为何值,与非门G3、G4输出均为1,触发器状态保持不变。
当时钟脉冲作用(C=1)时,若D=0,则门G4输出为1,门G3输出为0,触发器状态被置0;若D=1,则门G4输出为0,门G3输出为1,触发器状态被置1.
钟控J-K触发器
T触发器