FPGA开发之libero元件实例化详细步骤

FPGA开发之libero模块实例化详细步骤

第一步,假设已经建立了两个文件,现在需要将这两个文件连接在一起,如下图所示:

在这里插入图片描述

第二步,建立一个SD顶层文件,操作如下:

在这里插入图片描述
得到结果如下:
在这里插入图片描述
点击OK得到如下图所示:
在这里插入图片描述

第三步:点击SD文件,然后把需要实例化的文件往SD文件空白处里拖即可,像下面这样:

在这里插入图片描述

第四步:将SD文件设置为顶层文件

在这里插入图片描述
变成如下图所示:
在这里插入图片描述

第五步:结构已经搭好,下面开始连线

在这里插入图片描述
点击这个地方,给输入输出引脚起好名字,建议就和模块引脚名一致,如下面输入引脚 clk
在这里插入图片描述
点击OK即可
在这里插入图片描述
把他拖到clk附近,别的引脚操作一致,下面有个比较特殊的引脚:(没有这种引脚的可跳过)
在这里插入图片描述
这种一次性3个通道的如何配呢,就把它的名称敲出来即可,如下图所示:
在这里插入图片描述
注意:得是英文环境下的中括号

下面开始连线
在这里插入图片描述
点击这个
在这里插入图片描述
在这里插入图片描述
下面看一下全部连好的效果:
在这里插入图片描述
连接完之后点击这个编译没有报错即成功(不需要的输出引脚可以不接,但是输入引脚必须都得接),然后点击下图所示选项,可以成功进入IO口配置界面,即可表明工程没有问题。
在这里插入图片描述
最后请各位仁兄多多打赏多多关注,一起冲破Libero使用的技术封锁,大家一起加油。我是只发布高质量文章的李白有点儿黑

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

李白有点儿黑

孩子原创呕心沥血,求打赏

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值