STM32F407的时钟体系

本文介绍了STM32的时钟树结构,强调了外部时钟如何通过锁相环(PLL)实现倍频,最高可达168MHz。时钟树包含倍频和分频电路,使得芯片能够灵活调整工作频率。 PLL倍频流程包括外部时钟输入、倍频器和分频器,最终为系统提供所需的稳定时钟源。
摘要由CSDN通过智能技术生成

STM32的时钟如上图所示

 上图是时钟用来干啥了

上图是时钟树,时钟树有倍频电路和分频电路,标记的已经很清楚了。一般来说为芯片提供频率的是外部时钟,可以外部只有8MZ啊,51单片机都24MZ. 外部时钟通过锁相环时钟实现倍频,最高可以放大到168MZ

PLL倍频流程如下图

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值