数字IC设计文章汇总

在这里插入图片描述

一、基础知识篇

1.1 基础总结

  1. IC基础知识-第一章数字芯片流程
  2. IC基础知识-第二章 数字电路基础
  3. IC基础知识-第三章 Verilog 简介
  4. IC基础知识- 第四章 verilog 进阶

1.2 Verilog 硬件描述语言

  1. verilog基础知识-竞争与冒险、Latch

1.3 SystemVerilog

1.4 Linux

  1. linux note

1.5 Markdown

  1. Markdown学习

二、Verilog设计实例篇

1.1 小模块设计

  1. HDLbits
  2. FIFO liangjushi
  3. 设计实例

1、verilog实例—并行数据流转化为一种特殊串行数据流模块的设计
2、verilog实例—sync_fifo
3、verilog实例—async_fifo
4、verilog实例-Uart设计
5、verilog实例-SPI设计
6、verilog实例-I2C设计
7、Verilog实例-AMBA(AXI)
8、verilog实例-AMBA(APB)协议
9、Verilog实例-AMBA(AHB)协议
10、verilog实例-SRAM控制器
11、verilog实例-fullshakehand握手同步
12、verilog实例-流水线(Pipeline)
13、verilog实例-近期最少使用算法(LRU)

三、脚本语言

3.1 Makefile

  1. Makefile脚本启动VCS+Verdi

3.2 TCL

1.1 TCL教程
2.1 TCL 基础语法
2.2 TCL 命令与置换
2.3 TCL 数值与变量
2.4 TCL 数据类型
2.5 TCL 表达式
3.1 TCL if 语句
3.2 TCL switch 语句
3.3 TCL 循环语句
3.4 TCL break 与 continue

3.3 Perl

3.4 Python

一、芯片架构篇

1.1 RISC-V

  1. RISC-V— 架构基础知识学习
  2. RISC-V— 蜂鸟 E200 设计总览和顶层架构介绍
    3.RV32IM_指令介绍

一、工具篇

1.1 VCS+Verdi

  1. VCS + Verdi 流程
  2. Verdi 启动方式
  3. Verdi 原理图窗口 nSchema
  4. Verdi 代码追踪窗口 nTrace
  5. Verdi 波形窗口 nWave
  6. VCS 编译选项
  7. VCS 仿真接口 UCLI
  8. VCS 混合分步编译

1.2 Git

  1. Git 学习笔记

1.3 GVIM

  1. GVIM-verilog常用代码
  2. .vimrc文件配置

LEHDLAB

  1. LEHDLAB_实验流程
  2. LEHDLAB-测试流程
  3. HDLAB_experiment data processing BY python
  4. Mathcad_excel数据处理
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值