使用与非门搭建RS锁存器

一、RS锁存器实验

RS
逻辑表
保证RS触发器正常工作的条件:R和S不能同时为0。
RS触发理论
(1)不论现态是什么,
在R端施加低电平能将现态强制性地转换到“0”态;
在S端施加低电平能将现态强制性地转换到“1”态;
R和S不能同时施加低电平。
(2)R和S端的有效电平为低电平。
R

基本的RS锁存器可以用两个与非门或者或非门实现:
下面两个电路均在Logisim中实现。
与非门:
与非门
或非门:
或非门

74LS00的连线,如下图。
在Logisim中模拟:
在这里插入图片描述

实际搭建:实际搭建
通过该改变输入端信号并观察输出端信号,可得出如下真值表:
真值表
RS触发器中的R表示Reset(复位),S表示Set(置位)。
在上面的真值表中,0表示低电平1表示高电平
对于或非门的R是触发器,即
R=1、S=0时,Q=0;
R=0、S=1时,Q=1;
R=0、S=0时,Q保持上一个状态不变;
R=1、S=1时,禁止、不稳状态;
高电平有效是指某引脚施加高电平时触发了该引脚的功能。
虽然RS触发器输出有Q和~Q(反相),但是平常以Q为默认。

用非与门构造D型触发器

因为RS在输入R=1,S=1时,输出是不确定的状态,为解决这一问题引入了D触发器。
D
D
在Logisim中用与非门设计一个D触发器:
LO
根据Logisim仿真结果得:
真值表
所以,输入D、CP和输出Q的逻辑关系正确。
实验结果如下:
实验

维持阻塞触发器

维持
使用或非门设计D触发器:
或非门
使用与非门和非门设计D触发器:
2
再次优化电路:
g

小结

RS触发器的RS端不能同时施加低电平;
RS触发器的两个输入端R、S的输入信号需为非重叠;

  • 7
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

一大Cpp

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值