#Verilog 设计和验证基础知识

Verilog 设计和验证基础知识

verilog 5 种描述方法:

1. 系统级system
2. 算法级algorithmic
3. RTL级register-transfer-level
以上是行为级,以下是结构级
4. 门级gate-level
5. 开关级switch-level

门级描述

8个基本门类型(一共26个):and,nand,nor,or,xor,xnor,buf,not
语法:<门类型>{<驱动能力><延时>}(输出端口,输入端口1,输入端口2)
e.g. nand #10 w1(out,in1,in2);

每个模块的设计工作包含三个部分

电路模块的设计
测试模块的设计
设计文档的编写和整理

同步状态机的原理、结构和设计

Mealy状态机:输出不但取决于当前的状态,还取决于输入。
Moore状态机:输出只取决于当前的状态。

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值