HLS相比RTL的优劣

7 篇文章 5 订阅
7 篇文章 0 订阅

HLS: xilinx公司推出的Vitis HLS开发, HLS工具是将HLS代码翻译成RTL,然后由Vivado编译生成bitstream
RTL: xilinx公司推出的Vivado开发

优势

  • 开发周期短,非常适合前期功能、性能的验证,可以极大的节省时间成本和人力成本;
  • 新手入门门槛低,HLS代码由C++和pragma组成,相比Verilog和VHDL对软件工程师更友好(当然具有硬件思维的工程师设计的代码更有优势);
  • 模块可复用性强;
  • 平台可移植性强;
  • 更便捷的代码迭代,用很小的改动就能生成不同的RTL代码,方便比较不同结构的功能、性能;

劣势

  • 不适合高速接口开发;
  • 会存在一定的冗余资源;
  • HLS工具将HLS代码生成RTL过程中,会引入工具bug或者限制;
  • 需要理解HLS工具,写出适合的代码,才能发挥FPGA的优势;
  • 资源时序优化时,需要将HLS和Vivado联动起来;
  • 对资源和时序的控制能力较低;
  • 只支持一个时钟,不支持异步结构;(纯HLS开发)
  • 0
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值