Zynq动态更新FPGA比特流

ZYNQ-7000的结构是ARM+FPGA,在脱离JTAG的情况下,PL的配置只能通过PS来完成。正常上电的加载顺序是,FLASH/SD - > FSBL -> PL BITSTREAM -> PS ELF,那么在整个系统全部加载完成以后是否有办法重新给PL配置程序呢?答案是肯定的。

XILINX官方的BSP裸机例程里有xdevcfg的驱动代码,里面有个例程叫做POLL_EXAMPLE,就是实现PS配置PL比特流的,可以将指定的DDR空间里的数据给FPGA加载,如果这段数据是正确的比特流,那么FPGA就可以成功加载。但是这个代码经过实测,在PL已经CONFIG DONE的情况下是不工作的,我们要对其进行修改。

首先要注意的是,加载所需要的文件是不能用.bit文件的,要用bin文件。而且在Bitstream Settings里面勾选_binfile option也是不行的,必须用命令生成。坑爹的xilinx网上一大抄文档都是说progmem命令的,但是这个命令在vivado里已经被删掉了,替代命令叫write_cfgmem。参数很恶心,如下:

write_cfgmem -format bin -loadbit "up 0x0 ZynqSys_wrapper.bit" -file ZynqSys_wrapper.bin -size 128 -force -interface SMAPx32 -disablebitswap

我用的芯片型号为7z015,生成的bin文件大小为0x3591C。

再回到刚才的例程,主函数签名有两个关键的宏定义,一个是BITSTREAM_LOCATION,默认的是0x40000001,这个地址实际上是GP-AXI MASTER地址空间的,并不是DDR里面的,比如我要把比特流放在0X30000000开始的位置,那么这里要改成0x30000001,如注释所写,最后两个比特为2‘b01代表这是最后一次DMA传输(实际上也就这一次)。地址最好四字节对齐。第二个宏定义是BITSTREAM_SIZE_WORDS,这里是以32bit表示的大小,即0x3591C / 4。所以前面生成的bin文件大小必须是4的倍数,如果不是,肯定有问题。

改完宏定义以后,用jtag模式启动zynq,加载这段程序,利用xilinx tools里面的dump/restore memory功能把bin文件拷贝到0x30000000的空间里去,执行程序,应该可以看到config_done有效了;然而如果上电的时候已经加载了PL比特流,这段程序仍然无用,因为需要对PL进行一次复位操作。文档UG585里面在一个极其猥琐的位置描述了如何通过PS对PL执行清除比特流并复位的操作流程:

Example : Configure PL via PCAP Bridge

3 Initialize the PL

a.Set devcfg.CTRL[PCFG_PROG_B] bit = 1;

b. Set [PCFG_PROG_B] bit = 0.
c. Wait for devcfg.STATUS [PCFG_INIT] bit = 0.
d. Set [PCFG_PROG_B] bit = 1.
e. Wait for [PCAP_INIT] bit = 1.

其中e这个步骤,我找了很久也没找到所谓的PCAP_INIT在哪里,不知道是否是笔误,我的理解是这里应该是PCFG_INIT,PCFG_INIT为1代表PL READY FOR BITSTREAM PROGRAMMING。

把这个流程加在xdevcfg_transfer函数的最前面,在加载操作以前先对PL执行复位。

这个加载操作是很快的,CONFIG_DONE指示灯闪一下就立刻亮了,配置成功。

注:由于不再做FPGA相关的开发,而且此文离撰写时间已经过去太久的时间,评论区的问题恕难以答复。

 

  • 12
    点赞
  • 116
    收藏
    觉得还不错? 一键收藏
  • 12
    评论
### 回答1: 领航者ZynqFPGA开发指南主要涵盖了以下方面的内容:硬件设计基础、Vivado软件开发环境、IP核的使用、FPGA编程语言以及FPGA实现技术等。 首先,对于硬件设计基础,开发者需要了解数字电路的基本原理以及常用的集成电路,掌握硬件设计中常见的电路模块和接口设计,如时钟、锁相环、数据总线等。 其次,Vivado软件开发环境是FPGA开发中必不可少的工具。开发者需要了解工具的基本使用方法,如创建工程、IP核的选择与配置、约束文件的编写等。 IP核的使用是FPGA开发中的重点之一,它可以大大简化开发流程,并提高开发效率。开发者需要掌握IP核的选择、配置以及在设计中的应用。 FPGA编程语言也是开发者必须掌握的技能之一。VHDL和Verilog是常用的FPGA编程语言,开发者需要掌握语法、模块化设计、状态机设计等知识。 最后,FPGA实现技术也是FPGA开发中必不可少的一部分,它涵盖了从FPGA的结构设计、布局、时序分析和时序优化等方面的技术。开发者需要了解FPGA的物理实现流程,熟悉FPGA设计的标准流程,能够做出高效、可靠的FPGA设计。 总之,领航者ZynqFPGA开发需要开发者具备广泛的硬件设计、软件开发以及FPGA实现技术方面的知识和技能。只有具备了这些基本的知识和技能,才能够充分发挥领航者Zynq的优势,快速开发高品质的FPGA应用。 ### 回答2: 领航者Zynq是一款功能强大的SoC芯片,它集成了ARM处理器和FPGA,使其在应用开发中具有很大的灵活性和处理能力。本文将介绍如何使用领航者Zynq进行FPGA开发。 首先,我们需要了解FPGA的基本概念和工作原理。FPGA是可编程逻辑器件,通过电路的可编程性,可以实现各种不同的功能。在领航者Zynq中,FPGA部分提供了大量的可编程逻辑单元,可以通过配置完成各种数字电路的设计。 其次,我们需要选取合适的开发工具和环境。针对领航者Zynq开发,Xilinx提供了专门的软件开发套件,包括Vivado设计套件和SDK软件开发工具。Vivado设计套件用于进行FPGA的逻辑设计和综合等工作,而SDK用于ARM处理器的软件开发和调试。 接下来,我们需要进行FPGA的逻辑设计。可以通过使用HDL(硬件描述语言)如Verilog或VHDL来进行设计,也可以使用Xilinx提供的高级综合工具进行快速设计。设计完成后,我们可以使用Vivado进行逻辑综合、布局和布线等操作,生成比特流文件。 然后,我们需要将生成的比特流文件加载到领航者Zynq中。可以使用Xilinx提供的硬件编程工具将比特流文件下载到FPGA中,使其开始工作。 最后,我们可以使用SDK进行软件开发和调试。领航者Zynq内部集成了ARM Cortex-A9处理器,可以运行各种嵌入式操作系统如Linux或FreeRTOS。通过SDK,我们可以进行ARM处理器的软件开发,并与FPGA部分进行通信和交互。 总结来说,领航者Zynq通过集成ARM处理器和FPGA的方式,为FPGA开发提供了更好的效率和灵活性。通过合适的开发工具和环境,我们可以进行FPGA逻辑设计、比特流加载以及软件开发和调试等工作,从而实现各种复杂的应用。 ### 回答3: 领航者Zynq是一款在单一芯片上结合了FPGA(现场可编程门阵列)和ARM Cortex处理器的综合型可编程系统芯片。它的特点在于能够同时执行硬件设计和嵌入式软件开发,因此被广泛应用于嵌入式系统和高性能计算。 领航者ZynqFPGA开发指南主要包括以下几个方面: 1. 熟悉Zynq架构:了解Zynq系列芯片的核心构成,包括ARM Cortex处理器和FPGA的相互连接方式、内部总线结构、存储器和外设等。 2. 学习FPGA开发:熟悉FPGA的基本概念和编程模型,学习使用硬件描述语言(如VHDL或Verilog)进行FPGA设计,包括时序逻辑设计、组合逻辑设计、状态机设计等。 3. 使用开发工具:掌握Xilinx Vivado集成开发环境,该工具提供了丰富的设计和调试功能,可以帮助开发者进行FPGA设计、仿真和验证。 4. 进行系统设计:了解Zynq系列芯片与外部器件的连接方式和通信协议,设计与FPGA和ARM Cortex处理器协同工作的系统,包括硬件逻辑的设计和软件的开发。 5. 进行调试和验证:了解常见的FPGA故障排查方法和调试技巧,利用仿真和调试工具进行FPGA设计验证,并结合软件开发工具进行系统级调试。 总之,领航者ZynqFPGA开发指南主要包括对Zynq架构的了解、FPGA开发的学习、使用开发工具进行设计、系统设计与调试,以及验证和优化设计的过程。通过掌握这些知识和技能,开发者能够更好地利用领航者Zynq的强大功能,实现高性能、低功耗的嵌入式系统设计。
评论 12
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值