不用浮点实现pid_如何用plc软件编写pid算法(不用plc自带的pid运算模块)?

码一下

来了来了,自己写了一个PI算法模型,10次历史缓冲,KP TI可调

用的是施耐德的PLC做的,理论上所有的codesys平台都可以用这个代码。

参考链接:PID控制算法​m2.yunxuetang.cn

PROGRAM POU_1

VAR

// 设定值

SV: REAL;

// 实际值

PV: REAL;

// 历史值10次

PV_ARRAY: ARRAY[0..9] OF real;

BLINK1 : BLINK;

i :int;

j :int;

//偏差值累加值

SK :REAL;

// 当前采样值Xk与用户设定值SV之间的差值

EK: ARRAY[0..9] OF REAL;

r_trig1 : r_trig;

KP :REAL;

Ti :INT;

ton1: ton;

ton2: ton;

END_VAR

TON1(IN:=NOT(ton1.Q) , PT:=INT_TO_TIME(Ti) , Q=> , ET=> );

R_TRIG1(CLK:=TON1.q , Q=> );

IF R_TRIG1.Q THEN

FOR i:=1 TO 9 by 1 DO

PV_ARRAY[10-i]:=PV_ARRAY[9-i];

END_FOR

PV_ARRAY[0]:=PV;

END_IF

FOR j:=0 TO 9 BY 1 DO

EK[j]:=SV-PV_ARRAY[j];

END_FOR

IF KP=0 THEN

KP:=1;

END_IF

SK:=KP*((EK[0]+EK[1]+EK[2]+EK[3]+EK[4]+EK[5]+EK[6]+EK[7]+EK[8]+EK[9])/100);

TON2(IN:=NOT(ton2.Q) , PT:=T#0.5S , Q=> , ET=> );

IF ton2.Q THEN

PV:=PV+Sk;

END_IF

  • 0
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
单精度运算通常是通过使用IEEE 754标准来实现的。在使用Verilog语言进行PID控制器的实现时,可以使用单精度点数数据类型来表示PID控制器的输入、输出和参数。 首先,在Verilog中定义一个包含输入、输出和参数的PID控制器模块。使用单精度点数数据类型(例如,float)来表示控制器的输入(例如,误差),输出(例如,控制信号)和参数(例如,比例常数、积分常数和微分常数)。PID控制器模块可以接收误差输入和输出控制信号,同时根据误差计算新的控制信号。 在PID控制器模块中,可以使用点数运算器来实现PID控制算法。例如,在比例项中,可以将比例常数与当前误差相乘,得到比例项的贡献。在积分项中,可以将积分常数与误差累积相乘,并将结果累加到积分项中。在微分项中,可以将微分常数与误差变化率相乘,并将结果累加到微分项中。最后,可以将三个项的和作为控制信号输出。 使用Verilog实现单精度点数运算时,可以借助FPGA中的DSP模块或使用Verilog语言自点数运算器。通过适当的指令和连接,可以将点数的运算结果正确地传递给下一个模块或外部接口。 需要注意的是,单精度点数表示范围有限,如果PID控制器的输入或输出值超出了点数表示范围,可能会导致计算溢出或精度丢失。因此,在实际应用中,可能需要对输入、输出和参数进行合适的范围限制和归一化操作,以确保PID控制器的正确运算和稳定性。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值