1.1.1系统概述
短波探测系统主要应用于短波(1M-30M)探测和通信系统中,系统硬件设计采用最多4发8收的同步射频收发架构,可根据应用灵活配置收发通道数。系统采用软件无线电思想,前端数模/模数转换器负责完成模拟和数字的交互,通信或者探测算法在FPGA中完成,具体包括调制、滤波、插值、抽取、上下变频等软件无线电算法;服务器完成指令、决策的下发以及结果的显示,具体实施方案图如下所示。
1.1.2系统总体方案设计
硬件总体框图如下所示。
图1-1 短波收发系统硬件设计框图
系统由底板+2个FMC子卡构成,底板核心控制单元为Xilinx公司的ZYNQMP-9EG芯片,底板上搭载HMC7044时钟芯片,为系统提供所有同步时钟信号,确保系统有序同步工作,同时HMC7044可外接参考时钟,便于多台设备联合同步工作;底板上设计有常用的千兆以太网、串口、SD卡存储、光纤接口,便于设备、数据的互联互通。子卡上搭载一颗ADI的型号为AD9656的125M-16Bit-4Ch的ADC芯片和一片型号为AD9767的125M-10/12/14Bit-2Ch DAC芯片。子卡上预留GPIO接口,便于设备互联和信息传递。
1.1.3系统主要参数及接口支持
ADC通道数:8(每张子卡4通道);
ADC 精度:16Bit;
DAC通道数:4(每张子卡2通道);