FPGA代码一位半加器入门-第2篇

1. 代码比较简单,总结起来是用逻辑运算替代了数学运算加减,应该是因为这样的逻辑资源耗费的少。S是A+B的个位,CO是A+B的进位。

1 module half_adder(A,B,S,CO);
2     input A,B;
3     output S,CO;
4      assign    S=A^B;  
5     assign   CO=A&B
6 endmodule

2. quartus13.1不支持中文路径,下面研究下生成的逻辑资源,差不多6K的逻辑资源,我们用到了2个,究竟是那两个?

3. 当然目前猜测是CO和S各用了一个逻辑资源,一个逻辑资源包括什么?

 

4. 一个逻辑资源有什么,从下图看出有一个4输入的查找表,其实我也就只能看懂这些了,所以这个工程用了2个查找表,最基本的单元是LE逻辑单元

5. 看下图,上面有个鸟的图标,是鸟眼观察,只能说ALTEAR的工程师真耿直,真的放个鸟的图标,哈哈哈哈,下面两张图对比看

6. 下面一张图没看懂,应该是芯片的内部,放大都是一些框框之类的。

转载于:https://www.cnblogs.com/429512065qhq/p/8137804.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值