计数型ADC,把要计算的幅度换成跟他成比例的一定脉宽的信号,然后用一个600K赫兹的时钟在与门下面更高频率的时钟与这个脉冲与,于是时钟信号仅当脉宽为逻辑1的区间内,时钟信号可以产生与门的输出端,后面有一个计数器记录在时间宽度内一共震动了多少次。数到多少窄脉冲。
600Khhz的时钟分成了1%的频率6K区控制PWM模块采样,于是最多可以输出100这个数,计数器最多从00一直计数到100,换成二进制就是不超过5个比特。
SAR的adc
逐次渐进型adc,输出数字信号进行对比
猜4次得到4bit精确值
采集速度要快于物理量变化速度,如果赶不上就要加入一个开关电容的结构进行采样和保持。